找回密码
 注册

扫一扫,访问微社区

6月30日-EDA365射频、EMC公益课深圳站
查看: 34|回复: 1

FPGA实践(五) PS用MIG调用DDR(下)

[复制链接]

三级会员(30)

Rank: 3Rank: 3Rank: 3

发表于 2019-5-19 17:22 | 显示全部楼层 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA实践(五) PSMIG调用DDR(下)
本文只有目录的两部分,其他部分请查看上、中篇
背景:FPGA的片上BRAM空间较少,难以实现大量的存储。DDR的内存空间较多,若作为global memory将能实现很多问题。
目的:PS(片上ARM)通过MIG调用DDR
目录
一、创建工程
二、创建与定制MIG IP
三、定制processing system
四、搭建系统
五、SDK
六、用FPGA运行
五、SDK
5.1 file-export-export hardware,需要包括相应的比特流
游客,如果您要查看本帖隐藏内容请回复

/ M9 y5 Y; n& l3 p

五级会员(50)

Rank: 5

发表于 2019-5-20 18:19 | 显示全部楼层
回复看看隐藏内容
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号 )

GMT+8, 2019-6-24 21:22 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市电巢科技有限公司

地址:深圳市南山区科技生态园1区2栋A座805 电话:19925233282

快速回复 返回顶部 返回列表