EDA365电子论坛网

标题: 高速AD时钟导致地上辐射超标的问题 [打印本页]

作者: xiannvjiejie    时间: 2022-4-26 14:02
标题: 高速AD时钟导致地上辐射超标的问题
我是用的是ADI的AD9629与FPGA相连,板卡测试时发现地上有30M倍频的干扰,达到-60dbm左右,幅度还很大直接耦合到了设备的射频部分,导致测试时在30M倍频的频点测试有误差,起初怀疑是AD的时钟输入的问题,后来直接使用信号源输入30M,地上的30M谐波还是存在,单独给时钟芯片供电输出30M地上的谐波不存在!最后定位为AD输出的30M随路时钟带来的谐波,现做了以下改进:- g" S& x3 u; e0 L; s
1.AD输出时钟由3.3V降为1.8V。
  J& T, A/ T" f8 V4 a. q2.AD时钟与FPGA的距离尽可能的近。6 J2 {* H( P5 h, |6 r. F" ]
3.AD时钟和数据走内层直接用地包裹。  W! n$ o; l/ r4 B$ o
      不知道这些方法是不是可以降低地上30M谐波分量,大家看看问题是不是AD30M输出引起的,这样解决可以吗?还有没有更好的办法?AD的输出的数据和FPGA之间需要做阻抗匹配吗?貌似只有在线宽上匹配一下,中间也不好加什么器件吧!大家有什么高见!
# f0 u8 E0 `$ K6 x% O! J9 ]
作者: shapeofyou888    时间: 2022-4-26 15:20
是地上有干扰么?你的地是怎么布置的?
作者: somethingabc    时间: 2022-4-26 17:29
加强地的连接




欢迎光临 EDA365电子论坛网 (https://www.eda365.com/) Powered by Discuz! X3.2