找回密码
 注册
关于网站域名变更的通知
查看: 3594|回复: 17
打印 上一主题 下一主题

为什么板子没有奇数层的?

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-11-30 18:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
之前华为叫我去面试前和面试管官在电话里忽然聊到这个话题,一直都没想明白,为什么板子都是偶数层的,既然是core+prepreg的叠板,按理说完全可以做出3层5层这样的结构啊?# y% p  F3 P. [- S" O' w4 d
但是为什么没这样做的呢?
+ j3 R' O% x% B+ R2 U2 h& b7 a9 a

该用户从未签到

2#
发表于 2010-11-30 23:25 | 只看该作者
我也一直不明白,关注中……

该用户从未签到

3#
发表于 2010-12-1 09:20 | 只看该作者
是不是,对称的压合不容易造成变形啊。个人认为。

该用户从未签到

4#
发表于 2010-12-1 10:03 | 只看该作者
本帖最后由 旅客 于 2010-12-1 10:07 编辑
% ]/ o# _$ r$ m: {
* b% p' M1 z: [. W) B* a有奇数层的,一般是6层以下的。既3层或5层。只是听说,自己也没有做过!开始也很难理解,呵呵!

该用户从未签到

5#
发表于 2010-12-1 10:15 | 只看该作者
当然有奇数层

该用户从未签到

6#
发表于 2010-12-2 09:49 | 只看该作者
也想知道为什么是偶数层的 关注!

该用户从未签到

7#
发表于 2010-12-2 10:22 | 只看该作者
电路板有两种不同的结构:核芯结构和敷箔结构.
! M7 V/ Z9 M/ O; H, `% M& B: t& j8 P- R, a8 p
在核芯结构中,电路板中的所有导电层敷在核芯材料上;而在敷箔结构中,只有电路板内部导电层才敷在核芯材料上,外导电层用敷箔介质板。所有的导电层通过介质利用多层层压工艺粘合在一起。
( u" E4 E$ p6 r4 B) P1 t2 O' {' Y2 G% S2 C3 T6 B, v! b) z/ R% J2 m
核材料就是工厂中的双面敷箔板。因为每个核有两个面,全面利用时,PCB的导电层数为偶数。为什么不在一边用敷箔而其余用核结构呢?其主要原因是:PCB的成本及PCB的弯曲度。' _; r- u4 a- [
4 D& h" S! m2 z0 }; ]2 t7 u
偶数层电路板的成本优势  n4 d4 V$ @+ U9 |" n) D
3 h8 i+ |4 a0 X
因为少一层介质和敷箔,奇数PCB板原材料的成本略低于偶数层PCB。但是奇数层PCB的加工成本明显高于偶数层PCB。内层的加工成本相同;但敷箔/核结构明显的增加外层的处理成本。' L, J( B& ~3 V
1 f+ T' n0 w8 L! l3 Y) T5 b
奇数层PCB需要在核结构工艺的基础上增加非标准的层叠核层粘合工艺。与核结构相比,在核结构外添加敷箔的工厂生产效率将下降。在层压粘合以前,外面的核需要附加的工艺处理,这增加了外层被划伤和蚀刻错误的风险。$ j: I9 ^+ L8 ^) i8 k( f

' q/ r7 x% C, W: P2 ~平衡结构避免弯曲.
9 `6 q' A7 y) k: _; v, X' D: y8 \( H9 U) K5 I7 u
不用奇数层设计PCB的最好的理由是:奇数层电路板容易弯曲。当PCB在多层电路粘合工艺后冷却时,核结构和敷箔结构冷却时不同的层压张力会引起PCB弯曲。随着电路板厚度的增加,具有两个不同结构的复合PCB弯曲的风险就越大。消除电路板弯曲的关键是采用平衡的层叠。尽管一定程度弯曲的PCB达到规范要求,但后续处理效率将降低,导致成本增加。因为装配时需要特别的设备和工艺,元器件放置准确度降低,故将损害质量。
* V: O1 j% U0 V. c0 e; t: \4 N( m7 |& r8 E
使用偶数层PCB; v7 ~" D  r2 G
. O: P6 }7 j. Q: F
当设计中出现奇数层PCB时,用以下几种方法可以达到平衡层叠、降低PCB制作成本、避免PCB弯曲。以下几种方法按优选级排列。
& s% w! A: W: {  X" K5 p) X: S$ D8 `) X& W
1.一层信号层并利用。如果设计PCB的电源层为偶数而信号层为奇数可采用这种方法。增加的层不增加成本,但却可以缩短交货时间、改善PCB质量.
* @3 E8 `' X) g0 R$ n
: H- p/ m  g( w/ g0 i6 y2.增加一附加电源层。如果设计PCB的电源层为奇数而信号层为偶数可采用这种方法。一个简单的方法是在不改变其他设置的情况下在层叠中间加一地层。先按奇数层PCB种布线,再在中间复制地层,标记剩余的层。这和加厚地层的敷箔的电气特性一样.
4 }! _3 |# {, a/ \& V+ }, m% P  {7 m1 e
3.在接近PCB层叠中央添加一空白信号层。这种方法最小化层叠不平衡性,改善PCB的质量。先按奇数层布线,再添加一层空白信号层,标记其余层。在微波电路和混合介质(介质有不同介电常数)电路种采用.
" L# V8 E, |# y* w% R3 |1 O4 [
( B) W" i# ]/ M2 |' P5 c) C& L

评分

参与人数 1贡献 +5 收起 理由
zly8629481 + 5 热心解答

查看全部评分

该用户从未签到

8#
发表于 2010-12-2 15:44 | 只看该作者
谁说没有奇数的?单面板不就是奇数的么?
  • TA的每日心情
    开心
    2024-5-31 15:50
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    9#
    发表于 2010-12-2 16:23 | 只看该作者

    该用户从未签到

    10#
    发表于 2010-12-3 14:29 | 只看该作者
    了解了解

    该用户从未签到

    11#
    发表于 2010-12-3 22:35 | 只看该作者
    buick9323 发表于 2010-12-2 15:44
    / s# W8 p9 }; H! n8 N0 M( Y+ c% d谁说没有奇数的?单面板不就是奇数的么?
    ) t2 i/ m) N- C- k4 R, X4 E6 A0 g
    haha 哈哈   

    该用户从未签到

    12#
    发表于 2010-12-6 16:27 | 只看该作者
    单面板就是奇数

    该用户从未签到

    13#
     楼主| 发表于 2010-12-6 19:33 | 只看该作者
    baby 发表于 2010-12-6 16:27
    ' |0 C: w" p: Y- u8 }, M/ K单面板就是奇数
    $ T% D& h$ y! \
    老大,别玩这套好吧,哥表述失败,我认了。。。; r8 s9 n! u3 ]2 F/ \9 y

    该用户从未签到

    14#
    发表于 2010-12-7 09:05 | 只看该作者
    没看到

    该用户从未签到

    15#
    发表于 2010-12-7 22:17 | 只看该作者
    FPC就有奇数层的,因为是一层一层压的
    0 _8 j; B, o3 ^$ V! g刚性的就不知道了
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-13 22:28 , Processed in 0.125000 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表