找回密码
 注册
关于网站域名变更的通知
查看: 6230|回复: 4
打印 上一主题 下一主题

關於DDR SDRAM AND DDRII LAYOUT時等長問題

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-8-24 15:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR SDRAM AND DDRII有DATA BUS、ADDRESS BUS、CONTROL BUS AND DIFF. CLK0 F% E; ?1 V" O" j2 c
請問各位,在LAYOUT時要求TRACE走等長,不太明白,TRACE走等長是指所有的TRACE走等長,還是說他們各自走等長就可?即DATA BUS 等長不一定要跟ADDRESS BUS等長,ADDRESS BUS的等長不定要跟CONTROL BUS 等長…etc...哪位大俠有關於ddr layout guilde 可供分享?謝謝

该用户从未签到

2#
发表于 2011-8-28 21:11 | 只看该作者
DATA BUS、ADDRESS BUS、CONTROL BUS AND DIFF. CLK 所有的一定要同一長度,這樣才是叫"等長",不是嗎?1 X( I1 [5 _3 w7 r

该用户从未签到

3#
发表于 2011-8-29 16:03 | 只看该作者
这个问题,小弟整过,说说自己的看法。
6 u1 P7 W4 s" N$ X# }' ~" F首先,等长不是一个绝对的概念,一般都是把要求等长的线作为一组,组内各条线的长度差控制在一定范围内,对于DDRII的总线,我们一般要求100mil,当然能做到50mil最好。6 _! D: r3 b: c
DDRII的总线:一般主要关注地址线,数据线,时钟线三组的等长
: n" R% D! _0 L' t1,地址中,要包含bank选则的两到三根线,还有行地址和列地址的两根线;6 q. v! }/ ?- D' r% ]
2,数据线,情况有点复杂,一般都是分成几组,和CPU数据宽度以及ram(x8,X16)有关,相应的DQS信号要和data线做等长;
) o2 j5 B3 ?: N3,时钟是差分线,这两根等长没有问题;至于时钟与地址组,数据组等长的问题,个人觉得不是很严格,一般也差不到哪儿去,等控制最好;' l* }5 |5 Z  ^" X4 _* U: b
4,如果使用多片ram,要特别注意从cpu到ram的1对多走线方式,尤其是时钟,容易产生反射,推荐走Y型链接,CPU---过孔---各个RAM;1 c8 w1 `- q0 X- ^" f6 y) v% s! v+ x
都是个人经验,做过一些,没有问题。
: o8 v4 \9 N4 U还有不明白的,自己多看看ram的芯片资料,也会有介绍。
* p- z* ^- b% n- {  B# C

该用户从未签到

4#
发表于 2011-8-31 13:12 | 只看该作者
学习了

该用户从未签到

5#
 楼主| 发表于 2011-9-1 09:02 | 只看该作者
請問如果使用兩mobile ddr,那他們的CS(chip select)兩pin有沒有要求需配合其他控制線做等長?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-13 05:48 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表