找回密码
 注册
关于网站域名变更的通知
查看: 1907|回复: 9
打印 上一主题 下一主题

铺地的疑惑

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-3 09:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
看了大虾门的帖子,特别是CMOS的,他们都说铺地要一块一块手动铺,但是这样不是使得很多的地) w2 F! @( C- I* J; D; d  y
连不到一起吗!但电路不是要求地要完整吗?, D: J% u0 G3 v, A' [
一直疑惑中?

该用户从未签到

2#
发表于 2008-9-3 20:16 | 只看该作者
完整的话是电源地平面(参考平面)的完整
: x  d# K1 B1 P6 A手动铺的话应该是在板内空白的地方铺

该用户从未签到

3#
 楼主| 发表于 2008-9-3 21:19 | 只看该作者
如果在两条线之间就这么点空隙,跟其他地方都不连的,那这个地方呀铺吗,

该用户从未签到

4#
 楼主| 发表于 2008-9-3 21:51 | 只看该作者

疑惑需要帮忙

大家帮看下,就比如这个图,你说这个铜怎么铺好,我总觉得铺地,就要保持整个地连在一起,而看了COMS发的帖子,看了他们铺的都一块块的,怎么能保持大伙都在一起呢??一直疑惑中

该用户从未签到

5#
 楼主| 发表于 2008-9-3 21:55 | 只看该作者

忘了传图片了

第一章图帮我看看怎么铺地,第二张帮我看看,这两条电源线间需要这样铺不??

45.gif (135.87 KB, 下载次数: 8)

45.gif

46.gif (22.04 KB, 下载次数: 1)

46.gif

该用户从未签到

6#
发表于 2008-9-7 12:14 | 只看该作者
不用铺了

该用户从未签到

7#
发表于 2008-9-18 14:36 | 只看该作者
原帖由 cfqz11234 于 2008-9-3 09:29 发表
7 `3 R, y* S1 a0 R4 t看了大虾门的帖子,特别是CMOS的,他们都说铺地要一块一块手动铺,但是这样不是使得很多的地
" V; J/ w6 y# }连不到一起吗!但电路不是要求地要完整吗?" j9 ?  Q: W5 V) a: P& ~# B8 j
一直疑惑中?
! [9 e  S9 s3 f  P' i. G
: O  k, e/ J9 y( _" D, M
! }  X7 A  Z4 V% y6 u
我的理解是,CMOS的意思应该是在那些信号走线层的空余地方铺地,自动铺的话还要修一些边边角角,还不如手动铺来得方便., w- T( r1 T9 @4 z9 X3 g
对连不到一起的问题,对于多层板来说,势必会有一个内层的地平面,这样通过打地孔的方式那些手动铺的地铜皮就能和地平面保持良好的相连.起到一个比较好的效果.这里要注意的是尽量多打地孔,如果仅仅是铺了地铜皮,而没有与内层地平面很好的相连,也就成了"浮铜",效果更不好.# |: y) D% l9 ?' t' X2 c
另外,对于地完整的要求,那是指保持地平面地完整,这样是为了信号能以最短的途径回流,从EMC角度来看有很好的作用.

评分

参与人数 1贡献 +3 收起 理由
cmos + 3 我很赞同

查看全部评分

  • TA的每日心情
    开心
    2023-5-11 15:04
  • 签到天数: 2 天

    [LV.1]初来乍到

    8#
    发表于 2008-9-19 00:29 | 只看该作者
    一块一块手动铺和地连不起来有什么关系吗? 我帖子强调的是手动,而不是一块一块.
    : r  n% z) t2 v0 H1 P( W# ~因为不可能把能一整块铜人为改成一块一块.
    & |5 x6 x5 t0 l1 q7 U- y手动的目的是为了避免动态铜产生的锐角和小天线,同时对过小的shape或者无法加强的地方做出人为的判断. 而动态铜很容易使人忽略细节,因为你可能不能检查到所有的地方.
    1 b- S; ?: ~5 M9 I1 }5 O此外每次动态铜的参数设置或更新都会删除你的人工修饰部分.2 ^5 q6 B5 F3 _' r2 \
    地完整也与此不矛盾,你那个图太小看不清,在某些极细的间隙是否铺铜,基于你shape & shape的间距设置,一边这类间距都设的较大,比如你可以决定线宽小于3倍线宽,间距小于2倍线宽等位置不铺铜等. 所以你第2张图电源线间隙太小,当然没必要铺. 第一张图,如果是数字电路,表层铺铜是否也没什么意义,你或许最多在芯片底下铺点?' E6 m! |  F$ r. M

    0 C9 `) a5 M& e, ]我那张铺铜帖子上的图,在bottom面铺铜的原因是,因为内层为了信号完整性考虑,都给了完整的平面分割,造成BGA的一些电源和地必须在bottom处理掉,所以才有这么多铺铜,BGA以外的部分并没有shape,每个设计的情况不一样,怎么铺铜是否需要铺都是工程师自己判断的,没有什么一成不变的经验可以套用.

    该用户从未签到

    9#
    发表于 2008-11-16 22:10 | 只看该作者
    一定要灵活,不一定空白的地方都要铺铜,, ^! }) Q" T; v+ Z
    如果你铺成孤岛还不如不铺!!

    该用户从未签到

    10#
    发表于 2008-11-19 18:22 | 只看该作者
    记得曾经有个大侠说过,铺地铺不好还不如不铺,其实老外画板子就比较不喜欢铺地,在一些层次铺地不但起不到隔离的作用,还会造成尖端放电,天线作用
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-19 17:30 , Processed in 0.140625 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表