找回密码
 注册
关于网站域名变更的通知
查看: 1247|回复: 5
打印 上一主题 下一主题

【求助】DDR AC 时序参数疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-7-9 20:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
AC TIMING PARAMETERS 的规定中关于 tDS , tDH 有:# C: O9 E+ c% C6 u7 ~* a5 H
8 W0 P* L8 @9 J# r4 @
DQ and DM input setup time (Vref based) ...
4 z8 G* g/ Q# \: v# v7 B- L$ V6 r, p! p) f/ _4 l1 B
中 Vref based 是什么意思?
3 M( K/ Q5 m" E( y是从信号与Vref的交叉点开始计算建立时间?不是说要超过AC的线才能开始算建立时间吗?
. A, j: h8 w0 I8 l. q# e

该用户从未签到

2#
发表于 2015-7-10 16:51 | 只看该作者
ACxxx Threshold -> Vih(ac)=VREF(dc)+xxxmV, ViL(ac)=VREF(dc)-xxxmV
0 [* v7 m8 d5 \' HDCxxx Threshold -> Vih(dc)=VREF(dc)+xxxmV, ViL(dc)=VREF(dc)-xxxmV
8 B# F5 I9 t- v( |3 @+ U! I7 h3 t6 x& d9 f9 C, w6 D
setup抓AC threshold  hold抓DC threshold9 N& k/ E' D; p0 Z: l

' a! r/ M, R( y8 M

该用户从未签到

3#
 楼主| 发表于 2015-7-10 21:28 | 只看该作者

8 v/ w' ]  u5 g# G) {% J谢谢
  S4 y; o+ X3 h. H& e* K4 j) R这个我能理解, 我不能理解的是下图中的 Vref based 代表什么?
* l- L4 \! D# n: _4 [4 s) T$ D2 V& i' |# c

) c/ i3 n+ S$ I8 H* S+ h& I7 f2 b* |- Y

3 T2 ?' h; R/ Z5 l1 x6 p- G* m6 Q, L+ G" ^8 h

该用户从未签到

4#
发表于 2015-7-14 08:56 | 只看该作者
时序上用于计算建立时间和保持时间的,这里给出的参数只是其中一部分,根据slew rate的改变,这些参数也会做相应的调整的;建议仔细研究下规范,慢慢理解就好

该用户从未签到

5#
发表于 2015-7-14 08:59 | 只看该作者
base+derating才是完整的时序要求。. _5 `3 N; Q3 h- Y1 L- ^- O# e/ h* ~
derating table在任意ddr规格书中都会有,依照strobe和data的slew rate确定。
  • TA的每日心情
    开心
    2020-8-31 15:12
  • 签到天数: 3 天

    [LV.2]偶尔看看I

    6#
    发表于 2015-7-14 09:44 | 只看该作者
    你理解的很对,就是以Vref算建立和保持时间,你看的规范里以Vref和以AC电平的建立和保持时间是等效的,你可以去推算一下
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 19:47 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表