找回密码
 注册
查看: 1553|回复: 23
打印 上一主题 下一主题

2017年6月16日公益PCB评审报告节选(二)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-6-17 20:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.       金手指不要绿油桥,需要开通窗处理。
" q+ |3 D1 c% e

0616-9金手指防焊处理不当.jpg (17.9 KB, 下载次数: 8)

0616-9金手指防焊处理不当.jpg
  • TA的每日心情
    奋斗
    2025-4-23 15:54
  • 签到天数: 170 天

    [LV.7]常住居民III

    推荐
    发表于 2017-6-19 11:18 | 只看该作者
    EDA365QA 发表于 2017-6-17 20:44
    5 r0 _0 X" ^4 n  n7 R4 w8 L3.        电源铺铜采用十字连接,过细的十字未能满足电源过流量的要求,需依据焊盘大小适当加大十字的宽度。

    1 P( i- O4 m/ ]/ a. `% c我们公司的硬件工程师告诉我说,电容不过电流,所以通过电容的宽度要求不高,是这样的吗?: p( z& `8 [) `

    点评

    电流不过电容,但是电容需要过高频噪声。过细的线高频阻抗过高,电容就没有作用了,所以电容的线粗一点好处多。  详情 回复 发表于 2017-7-19 15:22
    硬件工程师说的是有道理的,一般情况下是不走多大电流的,主要是滤除噪声与纹波。  详情 回复 发表于 2017-6-21 17:21
    这里的电容是在电源芯片的输入输出的通路上的,加粗的目的不是为了滤波,而是为了主通路的通流量。  详情 回复 发表于 2017-6-19 12:16

    该用户从未签到

    推荐
     楼主| 发表于 2017-6-19 17:04 | 只看该作者
    flywinder 发表于 2017-6-19 14:59* w3 W/ @) o- j& R3 N+ z
    FPGA的特殊要求:接入的100欧电阻到FPGA的走线长度相等1 m: u7 K+ `5 y+ m, S9 i" L6 I
    这个长度相等具体是那个长度啊
    / {' O" p9 Y' S. T) m4 q
    FPGA的上面的pin到电阻的一端长度=FPGA的下面的pin到电阻另一端的长度,也就是说电阻两边倒FPGA的pin的长度是一样的。; _: t$ o% i" k5 P$ `

    点评

    长见识了以前都没这么等长过,随便连的  详情 回复 发表于 2017-6-19 17:20

    该用户从未签到

    推荐
    发表于 2017-7-19 15:22 | 只看该作者
    七彩雨 发表于 2017-6-19 11:184 K  S% s! `; X2 T
    我们公司的硬件工程师告诉我说,电容不过电流,所以通过电容的宽度要求不高,是这样的吗?

    % W; q4 a  r. y' Z. H2 Y电流不过电容,但是电容需要过高频噪声。过细的线高频阻抗过高,电容就没有作用了,所以电容的线粗一点好处多。

    该用户从未签到

    2#
     楼主| 发表于 2017-6-17 20:44 | 只看该作者
    2.        ESD器件要靠近接口才有更好的效果。

    0616-10ESD位置不当.jpg (26.54 KB, 下载次数: 0)

    0616-10ESD位置不当.jpg

    该用户从未签到

    3#
     楼主| 发表于 2017-6-17 20:44 | 只看该作者
    3.        电源铺铜采用十字连接,过细的十字未能满足电源过流量的要求,需依据焊盘大小适当加大十字的宽度。

    0616-11电源芯片连接过细.jpg (23.69 KB, 下载次数: 1)

    0616-11电源芯片连接过细.jpg

    点评

    我们公司的硬件工程师告诉我说,电容不过电流,所以通过电容的宽度要求不高,是这样的吗?  详情 回复 发表于 2017-6-19 11:18

    该用户从未签到

    4#
     楼主| 发表于 2017-6-17 20:44 | 只看该作者
    4.        整一块铜皮没有网络属性,板内孤立铜皮,补强电源的铜皮未达到补强效果。

    0616-12内层孤立铜.jpg (7.87 KB, 下载次数: 3)

    0616-12内层孤立铜.jpg

    该用户从未签到

    5#
     楼主| 发表于 2017-6-17 20:45 | 只看该作者
    5.        接入到网口的传输线都是差动信号,差分走线,否则就没有差分走线抗干扰的效果了。

    0616-13网口处理不当.jpg (34.73 KB, 下载次数: 7)

    0616-13网口处理不当.jpg

    该用户从未签到

    6#
     楼主| 发表于 2017-6-17 20:46 | 只看该作者
    6.        中心抽头建议按照20mil走线处理。

    0616-14中心抽头.jpg (18.47 KB, 下载次数: 5)

    0616-14中心抽头.jpg

    该用户从未签到

    7#
     楼主| 发表于 2017-6-17 20:46 | 只看该作者
    7.        按芯片手册可以看到此芯片散热焊盘如果接地的话会引起电地短路的。所以不能看到散热焊盘就去接地,需要查看芯片手册。

    0616-15散热焊盘网络短接.jpg (15.34 KB, 下载次数: 2)

    0616-15散热焊盘网络短接.jpg

    该用户从未签到

    8#
     楼主| 发表于 2017-6-17 20:46 | 只看该作者
    8.        FPGA的特殊要求:接入的100欧电阻到FPGA的走线长度相等,故接入到1.2V电源的走线应在电阻走而不能从过孔直接取电。

    0616-16特殊等长要求.jpg (38.94 KB, 下载次数: 1)

    0616-16特殊等长要求.jpg

    该用户从未签到

    12#
     楼主| 发表于 2017-6-19 12:16 | 只看该作者
    本帖最后由 EDA365QA 于 2017-6-19 12:17 编辑 * m: i  V+ H! T( [. c
    七彩雨 发表于 2017-6-19 11:18
    6 E6 f4 M! J% G  b, M+ J6 g5 m- k# g我们公司的硬件工程师告诉我说,电容不过电流,所以通过电容的宽度要求不高,是这样的吗?
    # T) {. z% I3 k
    加粗的目的是电源芯片的输入输出的通路上的,加粗的目的不是为了滤波,而是为了主通路的通流量。
  • TA的每日心情

    2019-11-20 15:36
  • 签到天数: 1 天

    [LV.1]初来乍到

    13#
    发表于 2017-6-19 14:59 | 只看该作者
    FPGA的特殊要求:接入的100欧电阻到FPGA的走线长度相等. e1 b+ N+ e! x3 S
    这个长度相等具体是那个长度啊

    点评

    FPGA的上面的pin到电阻的一端长度=FPGA的下面的pin到电阻另一端的长度,也就是说电阻两边倒FPGA的pin的长度是一样的。  详情 回复 发表于 2017-6-19 17:04
  • TA的每日心情

    2019-11-20 15:36
  • 签到天数: 1 天

    [LV.1]初来乍到

    15#
    发表于 2017-6-19 17:20 | 只看该作者
    EDA365QA 发表于 2017-6-19 17:04
    " S- ]/ f- M$ wFPGA的上面的pin到电阻的一端长度=FPGA的下面的pin到电阻另一端的长度,也就是说电阻两边倒FPGA的pin的长 ...

    - w- {* r+ ~) X0 y$ C2 A% c长见识了以前都没这么等长过,随便连的
    * y0 P% X4 f" q5 \* K" K) C" Q4 W6 {
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-26 02:54 , Processed in 0.109375 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表