找回密码
 注册
查看: 1816|回复: 20
打印 上一主题 下一主题

2017年6月20日公益PCB评审报告节选(二)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-6-21 09:12 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
应众多网友要求,希望公开评审意见以便让更多人学习,本贴为6月13日公益PCB评审报告节选。
旨在传播规范的PCB设计理念,帮助设计师们提升设计水平,提高设计质量。
欢迎大家在每日贴吧中打卡讨论学习。
% W3 b+ V! D8 V8 X% {3 C8 @- s
PS:如果想要得到一份专属于您的评审报告,让自己的设计文件与专家见面,那就快快行动起来,发送给我们

& V; P* b9 [, e4 E& |

该用户从未签到

推荐
发表于 2017-8-24 11:46 | 只看该作者
EDA365QA 发表于 2017-6-21 17:355 h% v% I1 y+ ^
5.        开关电源应该按照芯片要求做到单点接地,另外推荐输入输出滤波电容的地铺铜处理。

9 C7 S' J5 C0 ^) p$ y. A这个单点接地是说,不能从PIN脚出来直接打孔接地,要先接到一起然后在某一处集中打孔接地吗?# \9 I8 I, H6 O- Q2 V

点评

明白了,谢谢!  详情 回复 发表于 2017-8-28 09:06
是的  发表于 2017-8-25 08:42

该用户从未签到

推荐
发表于 2017-8-28 09:06 | 只看该作者
sketty 发表于 2017-8-24 11:46. Q5 L4 w7 m2 _! k( t
这个单点接地是说,不能从PIN脚出来直接打孔接地,要先接到一起然后在某一处集中打孔接地吗?
5 ~- U0 U) |4 s
明白了,谢谢!* P8 N: q/ P, |; |) ^: `0 \

该用户从未签到

推荐
 楼主| 发表于 2017-6-21 17:34 | 只看该作者
1.        此对差分跨接两个地网络(DGND和GND),建议把电阻放到分割区域,避免了走线的跨分割问题。

0620-11布局不合理.jpg (50.76 KB, 下载次数: 0)

0620-11布局不合理.jpg

该用户从未签到

3#
 楼主| 发表于 2017-6-21 17:35 | 只看该作者
2.        电源连接保证短粗。

0620-12时钟电源没有加粗.jpg (30.42 KB, 下载次数: 1)

0620-12时钟电源没有加粗.jpg

该用户从未签到

4#
 楼主| 发表于 2017-6-21 17:35 | 只看该作者
3.        变压器中心抽头按照电源原则设计,加粗并注意与其他网络保持间距。

0620-13RJ45中心抽头没有加粗.jpg (49.97 KB, 下载次数: 1)

0620-13RJ45中心抽头没有加粗.jpg

该用户从未签到

5#
 楼主| 发表于 2017-6-21 17:35 | 只看该作者
4.        表面看网络都连通了,但是电源在输出到负载才走了一根细线,无法满足供电要求。

0620-14电源瓶颈.jpg (23.86 KB, 下载次数: 2)

0620-14电源瓶颈.jpg

该用户从未签到

6#
 楼主| 发表于 2017-6-21 17:35 | 只看该作者
5.        开关电源应该按照芯片要求做到单点接地,另外推荐输入输出滤波电容的地铺铜处理。

0620-15开关电源.jpg (15.54 KB, 下载次数: 1)

0620-15开关电源.jpg

点评

这个单点接地是说,不能从PIN脚出来直接打孔接地,要先接到一起然后在某一处集中打孔接地吗?  详情 回复 发表于 2017-8-24 11:46

该用户从未签到

7#
 楼主| 发表于 2017-6-21 17:35 | 只看该作者
6.        网络是正版的3.3V电源,目前只有一根20mil线接入到测试孔作为连接点。不能满足供电需求。

0620-16电源芯片输出过细.jpg (20.38 KB, 下载次数: 0)

0620-16电源芯片输出过细.jpg

该用户从未签到

8#
 楼主| 发表于 2017-6-21 17:36 | 只看该作者
7.        晶体距离芯片较远,建议控制在1000mil以内;把两个电容放通路上,避免出现残端。

0620-17晶体布局.jpg (50.85 KB, 下载次数: 1)

0620-17晶体布局.jpg

该用户从未签到

9#
 楼主| 发表于 2017-6-21 17:36 | 只看该作者
8.        光耦是隔离器件,器件中间需要全部挖空处理,不能走线和铺铜。

0620-18光耦未处理.jpg (45.54 KB, 下载次数: 1)

0620-18光耦未处理.jpg

该用户从未签到

12#
发表于 2017-6-26 11:03 | 只看该作者
某些问题一直重复看到,自己画的时候必定会看到
  • TA的每日心情
    无聊
    2019-11-18 15:57
  • 签到天数: 1 天

    [LV.1]初来乍到

    13#
    发表于 2017-7-1 22:34 来自手机 | 只看该作者
    弱弱的问下怎么判断是光藕器件

    点评

    pcb
    想做好PCB LAYOUT,就得看懂原理图,不知道可以问硬件或查DATASHEET.  发表于 2017-7-3 09:07

    该用户从未签到

    14#
    发表于 2017-8-23 21:12 | 只看该作者
    都是火眼金睛
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-25 17:53 , Processed in 0.093750 second(s), 35 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表