找回密码
 注册
查看: 1211|回复: 18
打印 上一主题 下一主题

2017年7月24日公益PCB评审报告节选

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-7-25 08:48 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.  晶体电容尽量不要放末端,出现残端现象.
0 R$ x. I" m7 |( a0 K' o% Q( Z- ]! n $ ]# i& \6 X8 a& r

该用户从未签到

推荐
发表于 2017-7-25 15:12 | 只看该作者
eddiemoon 发表于 2017-7-25 14:39
+ |. B" r& i% |" I/ q天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

% g$ k0 j* l- m" w/ M# f6 P摆在晶体前面靠电阻.  c0 |4 q7 B4 C+ E. g" q2 t

点评

嗯,摆电阻那里是进一些,走线短,EMI也小。  详情 回复 发表于 2017-7-25 16:30

该用户从未签到

推荐
发表于 2017-8-18 11:57 | 只看该作者
EDA365QA 发表于 2017-7-25 08:53) R& V; y! z2 [" o! n
5.  优化布线尽量少走蛇形线.

3 [2 y+ X0 M3 e. J: u5 y不走蛇形线,空间条件有限的情况下差分线等长如何控制?
. W1 J7 ]! K. C

点评

pcb
看图片有箭头.  详情 回复 发表于 2017-8-18 13:50

该用户从未签到

推荐
 楼主| 发表于 2017-7-25 08:51 | 只看该作者
4.  保护地与GND尽可能不重叠,保护地与其它网络要求1MM以上间距.
  S  e/ a9 ^1 d: N6 S. K
' o2 v* D: O2 N

该用户从未签到

2#
 楼主| 发表于 2017-7-25 08:49 | 只看该作者
2.  插件电容水平垂直各一个方向.
# S" S0 m$ p  L( E9 d
! }: z# _6 v1 _$ M) j5 x5 B0 J

该用户从未签到

3#
 楼主| 发表于 2017-7-25 08:50 | 只看该作者
3.  布线在分割上了.
' c, u  E, Z2 L- E7 F8 [) D - j1 V: I5 ~3 m( z

该用户从未签到

6#
 楼主| 发表于 2017-7-25 08:53 | 只看该作者
5.  优化布线尽量少走蛇形线.! l& r4 O) o) I

( W. z$ n# o3 i6 v, z

点评

不走蛇形线,空间条件有限的情况下差分线等长如何控制?  详情 回复 发表于 2017-8-18 11:57

该用户从未签到

7#
 楼主| 发表于 2017-7-25 08:54 | 只看该作者
6.  有多次跨分割了.) F( X; `; V# h3 o; G7 J# ?
" `$ b3 K1 r5 a5 F/ {

该用户从未签到

8#
 楼主| 发表于 2017-7-25 08:55 | 只看该作者
7.  5v电源要加强.6 C( n4 J" c0 Z3 k
  y6 K% x4 c  W+ t  _- [0 W' [

该用户从未签到

9#
 楼主| 发表于 2017-7-25 08:56 | 只看该作者
8.  电源PIN加粗.
4 r' X, W7 `" t3 V- k/ \( t
. ?# O& R  \; ]. f: E

该用户从未签到

10#
 楼主| 发表于 2017-7-25 08:56 | 只看该作者
9.  走类差分包AGND.
* r% \) a: i2 q. [2 S" [ / b2 X  c1 X$ ?: c" ^- R8 c3 O

该用户从未签到

11#
 楼主| 发表于 2017-7-25 08:58 | 只看该作者
10.  布线没在参考面上.' _, j  I  C5 m4 e  A

8 U- |# C4 n5 N+ E

该用户从未签到

12#
发表于 2017-7-25 10:22 | 只看该作者
请问什么是残端效应?
. J7 v; d% M/ O* J$ M7 `

点评

pcb
残端效应就相当于天线.[/backcolor]  详情 回复 发表于 2017-7-25 13:15

该用户从未签到

13#
发表于 2017-7-25 13:15 | 只看该作者
eddiemoon 发表于 2017-7-25 10:22. ]6 \" u5 q5 J( {" k0 M& C8 e
请问什么是残端效应?

# |! B: R8 d5 ]0 y2 u/ o& z残端效应就相当于天线.
+ o2 `1 J: A9 F5 a

该用户从未签到

14#
发表于 2017-7-25 14:39 | 只看该作者
天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

点评

pcb
摆在晶体前面靠电阻.  详情 回复 发表于 2017-7-25 15:12
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-25 06:23 , Processed in 0.093750 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表