找回密码
 注册
关于网站域名变更的通知
查看: 3745|回复: 11
打印 上一主题 下一主题

Allego17.2导出PCB的问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2017-7-29 15:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
外包给人的PCB设计,自己设计原理图,期间更正部分原理图错误后,无法用别人的半成品BRD进行导入,export PCB失败,弹出以下错误:1 t- d7 O6 u( `

2 I  f$ R$ W; b" R+ I2 L4 ^Schematic supports creating Xnets using DML Models but the Layout will create XNets only for device having XNet_PINS properties. Change setting in Layout or Schematic, re-generate files, and re-run the flow.4 x: S/ \. E6 j; i5 s5 J
6 B/ p0 m* e! q7 Z, _# ]
用的软件版本是conceptHDL及Allego17.27 r9 n, U. ^% n
) `" [8 L) p9 X5 Q! y6 F
有哪位大虾知道如何解决,在线急等,感激不尽!
+ R, e* k: A. W8 C: J9 K7 D/ q( Q' S! m6 V
& J& A* V" W1 e+ |+ \

0 Q- D: ?. B9 `) ?

该用户从未签到

2#
发表于 2017-7-29 17:15 | 只看该作者
Allego17.2由于不能降版本,估计很多人都还不会用17.2来作设计。
  • TA的每日心情
    开心
    2024-1-12 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2017-7-29 18:11 | 只看该作者
    好熟悉的错误啊

    该用户从未签到

    4#
     楼主| 发表于 2017-7-31 15:21 来自手机 | 只看该作者
    没人知道怎么改么?好捉急呀

    该用户从未签到

    5#
    发表于 2017-8-1 16:42 | 只看该作者
    你这个在原理图上面使用了模块化,在pcb上面没有。这样就生成不了。

    点评

    这个怎么操作才能解决这个问题啊?  详情 回复 发表于 2021-10-14 21:02
    具体要怎么操作?我也碰到了相应的问题。感谢  详情 回复 发表于 2019-9-24 09:16

    该用户从未签到

    6#
     楼主| 发表于 2017-11-28 20:55 | 只看该作者
    虽然重新设计了,还是感谢楼上的

    点评

    朋友知道怎么操作吗?  详情 回复 发表于 2019-9-24 12:54

    该用户从未签到

    7#
    发表于 2019-9-24 09:16 | 只看该作者
    brady.lu 发表于 2017-8-1 16:420 c2 u. h$ S; Z1 F
    你这个在原理图上面使用了模块化,在pcb上面没有。这样就生成不了。
    : K0 d) p8 _- K5 ^
    具体要怎么操作?我也碰到了相应的问题。感谢
    + S: W& p7 D' |/ f2 c

    该用户从未签到

    8#
    发表于 2019-9-24 12:54 | 只看该作者
    dowdow2004 发表于 2017-11-28 20:55
    4 c0 L8 R  W8 C, ]: E虽然重新设计了,还是感谢楼上的

    ! X! {( {& Q; r) R' z. L9 P/ C, o8 x朋友知道怎么操作吗?% o9 v: w* F6 |
  • TA的每日心情
    开心
    2020-4-2 15:01
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
    发表于 2021-10-14 21:02 | 只看该作者
    brady.lu 发表于 2017-8-1 16:42
    " u0 `1 X3 u1 E/ y7 s0 v' z& x你这个在原理图上面使用了模块化,在pcb上面没有。这样就生成不了。
    & N8 Q* N' F- b& M
    这个怎么操作才能解决这个问题啊?
    9 ^7 O; b3 z' M
  • TA的每日心情

    2021-10-31 15:38
  • 签到天数: 1 天

    [LV.1]初来乍到

    10#
    发表于 2021-10-31 12:18 | 只看该作者
    我也遇到了,请教一下怎么解决?

    该用户从未签到

    11#
    发表于 2022-5-13 12:19 | 只看该作者
    本帖最后由 a462949992 于 2022-5-13 12:34 编辑
    9 A* r3 ?2 s" {* b' q# ^. P' @5 k3 W6 }3 S* H5 V0 I: R
    解决方法如下:9 F- c; P5 I' o7 U  ?- v
    1、在PCBENV/ENV文件添加set CDS_XNET_STATE_UI=13 ^" O# F: w/ \9 J5 ^% }
    2、打开brd→CM→Tools > Options勾选 "Create XNets and Differential Pairs using DML Models (same as SPB16.6)"
    - S/ {6 q" {. \8 R" i" \9 ?: i% V+ T3、保存brd,重新导入netlist
    3 W& E- T( R; {; N% \& qOK
  • TA的每日心情
    难过
    2022-5-13 15:42
  • 签到天数: 1 天

    [LV.1]初来乍到

    12#
    发表于 2022-5-13 14:19 | 只看该作者
    好方法,学习下。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-16 04:11 , Processed in 0.078125 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表