找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: liuchao6102616
打印 上一主题 下一主题

4片DDR3等长分组请教,急急急

[复制链接]

该用户从未签到

16#
发表于 2018-3-17 23:04 | 只看该作者
5 @5 v- u: U; A2 D) l* I$ h
问题1: 单片中数据组1和数据组2之间需要误差要控制多少?——这个通常组内控制等长就行,2mil,同组同层走线,尽量靠近DDR芯片所在层走线,不同组不用控制等长。, Z- I: @# S5 |; N7 n2 P
问题2: 地址命令控制时钟组内等长误差控制多少?尽量控制5mil吧
; R* ?% `  _' e& A/ U. ?6 k/ i问题3: 地址命令控制时钟组合数据组间等长误差控制多少?尽量控制5mil吧
9 u6 v1 S8 A* u/ K) b1 M问题4: 每片DDR3之间是否有等长要求?每片DDR芯片之间的地址控制时钟信号如下:主芯片和第一个DDR之间的地址控制时钟信误差5mil;第一片和第二片之间的地址控制时钟信号一般800mil(最好仿真眼图确定)误差5mil;第二片和第三片之间的地址控制时钟信号设一个长度,一般600mil(最好仿真眼图确定)误差5mil;第三片和第四片之间的地址控制时钟信号设一个长度,一般600mil,误差5mil。主芯片到最后一个DDR信号的总链路的误差20mil左右。( n1 _! u  Z% ?

& K! r# l7 q- Z7 ?$ x2 j另外,还有间距要求。同组数据信号8mil,不同组数据信号12mil;同组控制信间距12mil,不同组控制信间距20mil;数据控制信号间距20mil

该用户从未签到

17#
发表于 2018-3-19 10:21 | 只看该作者
数据8根加上一对DQS加一根DQM  每组11根,走同层,同组等长,误差这种东西软件厉害的可以放宽点,软件差的控制小点,地址控制一大组,这个误差可以大点没关系,自己查一下芯片资料,看看要求控制多少,一般都会很详细的给你写出来的。

该用户从未签到

18#
发表于 2018-3-19 16:17 | 只看该作者
按guideline的要求做,最靠谱。

该用户从未签到

20#
发表于 2018-5-30 17:11 | 只看该作者
学习了,谢谢

该用户从未签到

22#
发表于 2021-2-25 16:45 | 只看该作者
等长优先,同层次之
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-15 09:34 , Processed in 0.109375 second(s), 20 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表