找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: may
打印 上一主题 下一主题

电容是放在晶振前面好还是后面好?

[复制链接]

该用户从未签到

16#
发表于 2008-4-17 00:01 | 只看该作者
学习了,PCB真是一门精细的工作

该用户从未签到

17#
发表于 2008-4-17 08:52 | 只看该作者
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。
3 C5 w7 H: O- m0 I既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。, ?+ w. c0 e$ C2 z7 Q9 A
个人观点认为震荡过程的信号从晶体出去比较好。为什么呢?电容在这里起负载作用,那么起振后的振荡电路总的来说在晶体处的信号是最原始的震荡信号,从这里连接到CPU管脚的距离最短,信号受其他因素影响的几率最小,电路工作更稳定。- w1 d- A! k6 ?; p  }( T
一家之言,不足为据。大家继续讨论。

该用户从未签到

18#
发表于 2008-5-15 17:18 | 只看该作者
学习中!个人觉得LS说的很有道理!多谢!

该用户从未签到

19#
发表于 2008-5-16 16:18 | 只看该作者
有点乱....LZ说的是谐振器的负载电容还是晶振(有源晶振)的滤波电容& D5 r0 ~$ `7 X! a) c# |$ Q
还是说是串在时钟线上的电容(隔直,滤低频)...
1 {; h% ^2 _0 [+ @# @4 o$ x负载电容我觉得靠近谐振器的对应脚放就可以了
( l. m& q) K! r晶振的滤波电容(电源)靠近晶振电源脚
1 i: z8 l, y6 G: m% M) O串电容可靠近晶振

该用户从未签到

20#
发表于 2008-5-16 16:22 | 只看该作者
不好意思..刚才没看到上面的图...4 g6 _7 |; a6 N8 q# h& a+ X1 S
是负载电容啊...跟滤波扯不上吧9 S" S/ l) b+ Y; d7 w+ r7 v
这个只需要靠近谐振器对应管脚就可以了吧7 o- X9 t4 E, h9 A8 Y
放里面外面没什么差别

该用户从未签到

21#
发表于 2008-5-19 08:54 | 只看该作者
xuexi  le

该用户从未签到

22#
发表于 2008-5-19 16:31 | 只看该作者
还是先搞清楚前提吧,有点混乱。哈哈

该用户从未签到

23#
发表于 2008-5-31 09:04 | 只看该作者
原帖由 wing 于 2008-2-28 14:43 发表
$ e& K3 m+ l$ V/ n0 r9 X6 X电容是给晶振滤波的,所以应该靠近晶振的管脚放., Z4 P8 `! O% a
如果晶振摆放的很靠近芯片,也可以放在芯片和晶振的中间,但不要放要在芯片管脚的旁边.

2 i0 @$ c3 E# L( U% N
! Q! F" e0 H9 ?; L! E/ T- |晶振的电容是频率补尝的作用,不要混为一体好不好!

该用户从未签到

24#
发表于 2008-9-12 19:22 | 只看该作者
原帖由 libsuo 于 2008-4-17 08:52 发表 7 k; y. @6 q" B1 V4 j: R
无源晶体的两个电容是作为晶体起振的配合负载使用的,并不是起滤波作用。没有这两个电容,晶体不能起振。
: M7 |8 t, h7 e  V既然不是起滤波作用,不存在从晶体出去的信号比较好还是从电容出去的信号比较好。( V. P  ^- z) T- ~8 h
个人观点认为震荡过程的 ...
" |9 c6 |* a: v
楼主说的应该是谐振器 不是发生器Generator 因此 LS应该是正解 呵呵

该用户从未签到

25#
发表于 2008-9-23 17:32 | 只看该作者
一般问题不大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-26 19:33 , Processed in 0.078125 second(s), 19 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表