EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
了解电源环路电感,对于高效PCB设计非常重要。然而,在设计复杂的电源分配网络(PDN)时,由于PCB设计师的经验法则运用不当,往往导致需以高昂的电路板重制成本来发现和解决电源回路电感问题。电源回路电感是影响电源分配网络频率响应和噪声耦合的重要PCB因素,但是,大多数PCB设计师在制造之前根本没有时间模拟不同设计因素对电源回路电感的影响。 - V1 g- A! J+ w
9 T d$ l+ d( E7 u7 F# r p# B在今年的DesignCon 2019上,来自Oracle和Samtec的工程师与cadence合作,使用Cadence Sigrity™ PowerSI® 工具模拟电源回路电感,并将这些结果与三种非常不同的硬件设计上的测量结果关联起来。通过对这三种情况的模拟验证,我们对PCB板进行了简化的电源层设计,并在模拟中改变了几个关键的设计参数,以显示它们对电源回路电感的影响。通过评估这些结果,设计师和工程师可以更好地了解各种设计参数如何影响电源回路电感。 ![]()
, H5 f9 S3 c6 d8 V3 k3 U
) Y3 r$ ^1 \4 D, D为了进一步演示电源回路电感的实际影响,我们模拟了一个体积较大的Oracle母板,为解决电源层到附近PCIe通道的噪声耦合问题,此母板需要进行两次重制。结果显示,Cadence PowerSI模拟成功预测了干扰源的回路电感从电路板的第一个版本到最后一个版本的减少,从而使最终的设计符合PCIe的要求。 为了更好地了解常见布局设计参数如何影响电源回路电感。 ! g$ \# q" k2 q! V, K# r& r
下载全部PDF:5 i5 W; x* ^: r! x
+ H# l- f, d1 E* `4 \5 ]
! a. h* |% G4 C6 g2 J, ] |