找回密码
 注册
查看: 672|回复: 1
打印 上一主题 下一主题

用Altium Designer进行差分布线有哪些布线要求

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-9 10:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
altium Designer进行差分布线有哪些布线要求2 _8 ^1 E3 J6 m# g+ @9 y

' B0 E4 N: d1 w  [1 B- {& n+ |5 h: ]
3 m9 ?! x! ^- T! d3 T- t
根据上篇:用Altium Designer进行差分布线有哪些优缺点 的误区,总结一下差分布线的布线要求。
9 p: \& P4 S: z3 S1 a+ Z7 A9 w$ O8 i- V8 r3 x
" E/ g! [+ E; B9 ?+ t
(1)差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。
' ], D3 G# m2 R( ^" S5 n; S3 C( q+ ^2 c0 M7 C5 X
- q! B& C" e6 ~; V- Z
如果等长和等距不能同时满足,则 PCB 差分走线的设计中最重要的规则就是匹配线长。同时为了弥补阻抗的匹配可以采用接收端差分线对之间加一匹配电阻。 其值应等于差分阻抗的值。差分走线也可以走在不同的信号层中,但一般不建议这种走法。因此尽量少跨层和走过孔,尽量少走弯路。) I' V3 z  P; t
/ H( {0 _& V( v3 L" r( S

/ J8 t8 c" Q* n2 w) M& m+ O(2)差分线对之间要有 GND 隔离,或者保持距离,不要太近。
% V0 f2 _  F: I$ ]% z! U4 u  `) S6 b; A$ n, P* e) I, J

0 c1 q3 `- y7 b5 y4 o; V9 X( b1 s增大差分信号与其它信号走线的间距,或者通过 GND 隔离。
/ U! r7 v8 E% f' Q& J/ Q$ b3 q( Y8 u
' Z( t* q* D4 S% V" @$ y

6 c7 X7 T" E0 J, _& l(3)差分线要优先布线9 W6 J# U% }' X" @; ]

( F/ J! h, X% O! y
% [" p8 j1 i* m$ X* {) V2 o/ H/ V5 x
- p- I( x) ^3 @* a

3 O& M" F& h, v* z) J5 g0 h' {
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-29 07:58 , Processed in 0.062500 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表