|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
altium Designer差分布线举例
1 W( m. W6 I6 a3 }" d6 B, C4 [(1)Hi3516A 用户手册上,USB PCB 设计建议
( T& |5 S z# A, ~9 [& X) w为了保证良好的信号质量, USB 2.0 端口数据信号线按照差分线方式走线。为了达到USB 2.0 高速 480MHz 的速度要求,建议 PCB 布线设计采用以下原则:) s5 B. g" H3 {7 t5 Z4 I
* L7 r5 ` _5 j9 f% n
差分数据线走线尽可能短、直,差分数据线对内走线长度严格等长,走线长度偏差控制在±5mil 以内。9 X) p. B5 r" R. g! }, [
差分数据线控制 90±10%的均匀差分阻抗。+ j2 A ^1 `0 N# U6 v( }3 n: l
差分数据线走线尽可能在临近地平面的布线层走线且不要换层。
$ e1 B; S ~6 D, p差分数据线走线应有完整的地平面层作为参考平面,不能跨平面分割。
1 y$ `6 C/ j i3 i" L) C差分数据线走线应尽量用最少的过孔和拐角,拐角可考虑用圆弧或者 135 度角,避免直角,以减少反射和阻抗变化。
0 U) L: D7 C* v- Y9 f避免邻近其它高速周期信号和大电流信号,并保证间距大于 50mil,以减小串扰。9 o& J! m$ p2 k0 v( C/ ~( C
此外,还应远离低速非周期信号,保证至少 20mil 的距离。! K! I1 M0 U- t" @8 O& _
REXT 电阻应该尽可能靠近 Hi3516A 侧。& \7 q5 T; R- P. ?0 b j* W9 Q
* y' N L5 X `! }' `/ B
(2)图文说明
3 t( \: K* L6 Y
' T5 G4 E# Q; L) h: t5 LUSB是一种快速、双向、同步传输、廉价、方便使用的可热拔插的串行接口。由于数据传输快,接口方便,支持热插拔等优点使USB设备得到广泛应用。目前,市场上以USB2.0为接口的产品居多,但很多硬件新手在USB应用中遇到很多困扰,往往PCB装配完之后USB接口出现各种问题
" r1 H; a5 K% A比如通讯不稳定或是无法通讯,检查原理图和焊接都无问题,或许这个时候就需怀疑PCB设计不合理。绘制满足USB2.0数据传输要求的PCB对产品的性能及可靠性有着极为重要的作用。# f% _6 @5 a3 S+ Y6 q& D
USB协议定义由两根差分信号线(D+、D-)传输数字信号,若要USB设备工作稳定差分信号线就必须严格按照差分信号的规则来布局布线。根据笔者多年USB相关产品设计与调试经验,总结以下注意要点:
2 Q' x6 R) G2 N: f1. 在元件布局时,尽量使差分线路最短,以缩短差分线走线距离(√为合理的方式,×为不合理方式);
" L8 [$ g4 t& O! y
, [4 t; D3 x+ M# z
% w8 Q- r% D5 H5 V, U2. 优先绘制差分线,一对差分线上尽量不要超过两对过孔(过孔会增加线路的寄生电感,从而影响线路的信号完整性),且需对称放置(√为合理的方式,×为不合理方式);, T4 O" j5 o m. q3 l. e
# H' \* |3 `! W6 x" Z
& l4 J8 s# f& d! F
3. 对称平行走线,这样能保证两根线紧耦合,避免90°走线,弧形或45°均是较好的走线方式(√为合理的方式,×为不合理方式);
& @; J% A( i- W9 a
; ~, G& m) D4 U5 P* Y7 y& g% [: W0 e9 a9 L# X
4. 差分串接阻容,测试点,上下拉电阻的摆放(√为合理的方式,×为不合理方式);
; t) `( b5 h8 c
6 g7 i/ z6 u) I( p) w8 K
3 i; |2 m, z/ M7 |# |( D& f4 F4 T/ P5. 由于管脚分布、过孔、以及走线空间等因素存在使得差分线长易不匹配,而线长一旦不匹配,时序会发生偏移,还会引入共模干扰,降低信号质量。所以,相应的要对差分对不匹配的情况作出补偿,使其线长匹配,长度差通常控制在5mil以内,补偿原则是哪里出现长度差补偿哪里;
0 d! f' A. s$ @9 J0 K
! B+ `: f, l' m0 V4 K$ t$ O8 U0 Q) p9 A0 J% n L
( a" Q3 ? m" A6 n
9 f0 L/ i! A# X+ H, f: [
|
评分
-
查看全部评分
|