EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电& l. g( F e8 p) @) N5 K
(Ye | 赛灵思网络: 10/100/1000到实时系统
, C3 [. I3 u" L3 S" C: M (Ron ) | 基于FPGA的视频设计基础
) P9 G2 t0 w6 b" U (ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口3 F- B9 T2 w1 ^0 ^' V+ w
(Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设 m1 E+ [( k% K
(Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理( U: N# R" k' w f
(Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计9 D, H; ^+ T" k+ ]+ [" K
( Nasser/Li KZ) | 针对用户体验的产品设计
( v- G* h6 ?- |! l (Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策4 k3 L5 U, M$ g* T, x/ E. g% q
(Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计2 `0 u, a( P6 p. { J
(Nasser/Li KZ) | 与真实世界的接口: a% p, b: r2 H' Q+ d5 q; R
(Jim/Cai JL) | 基于FPGA的无线通信系统设计- ^* e3 y+ i7 ?
(Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|