找回密码
 注册
关于网站域名变更的通知
查看: 1106|回复: 2
打印 上一主题 下一主题

对arm板子做信号完整性分析的疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-5-14 15:03 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 sxd1984 于 2010-5-14 15:19 编辑
+ y: X. G* Q! w( \) h  a- n
  D8 u/ [& R1 S! ~8 ^比如对其中的数据线做信号完整分析,但是有些数据线上连着NANDFLASH,网卡芯片,connect等,如果我单看CPU和sdram之间的信号,提取拓扑仿真的时候需要连着NANDFLASH和网卡,connect这些模型嘛,像网卡,CONNECT这些模型不怎么好找,我认为,这些数据总线当被片选给SDRAM的时候肯定是不会再片选给nandlfash了,是不是仿真的时候在拓扑模型中就不用接NANDFLASH等模型了,仿真CPU和SDRAM就可以了啊?0 r+ L- ^% H/ q" y% J
* A/ O# F2 c+ n! s' h% h0 p0 X( E' N
我做了一下实验,如果是当仿真CPU和SDRAM之间的数据线(没有加端接电阻,我使用的是atmel9261的CPU),信号还是蛮好的,再加上NANDFLASH和CONNECT(CONNECT的模型我不知道怎么加,使用的是默认的),信号就变得很差了。请大家帮我解答一下,谢谢!) w* f- x7 h7 r; O
5 e. s; D3 w$ ^) ]* A0 @3 E
仿真时从CPU到SDRAM的信号是蛮好的,但是从SDRAM到CPU的仿真信号就很差,怎么处理?

该用户从未签到

2#
发表于 2010-12-20 16:26 | 只看该作者
实际上就应该仿真整个网络,而不是某一段. SI是综合效果,要的就是全程的,

该用户从未签到

3#
发表于 2010-12-20 18:27 | 只看该作者
按照IC供应商的DATESHEET去做就不会有问题7 a2 R  L3 r" a, y- u# I
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 08:57 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表