EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
当设计高速信号PCB或者复杂的PCB时,常常需要考虑信号的干扰和抗干扰的问题,也就是设计这样的PCB时,需要提高PCB的电磁兼容性。为了实现这个目的,除了在原理图设计时增加抗干扰的元件外,在设计PCB时也必须考虑这个问题,而最重要的实现手段之一就是使用高速信号布线的基本技巧和原则。 高速信号布线的基本技巧包括控制走线长度、蛇形布线、差分对布线和等长布线,使用这些基本的布线方法,可以大大提高高速信号的质量和电磁兼容性。下面分别介绍这些布线方法的设置和操作。 10.5.1 控制走线长度 为了控制布线长度,可以对需要走线的网络或引脚对设置走线长度限制,将走线长度控制在一定的范围之内。控制走线长度的操作步骤如下: (1) 首先选择需要控制走线长度的网络。在项目浏览器中展开网络,然后选择需要控制走线长度的网络,例如本实例的CLKIN网络(2) 然后单击鼠标右键,并执行弹出快捷菜单中的Properties命令。执行该命令后,系统会弹出网络属性对话框,此时选择Length(长度)选型卡,如图10-57所示。 此时可以设置走线长度的限制。选择Restrict length选项,然后分别在Minimum length编辑框中输入最小的长度值,如本实例设置为500mil;在Maximum length编辑框中输入最大的长度值,如本实例设置为2000mil。 (3) 设置了长度限制值后,单击OK按钮退出设置对话框。 设置网络走线长度限制后,走线时将遵守该长度设置,将走线控制在设置范围内。 设置长度限制规则后,在布线时就会显示走线长度监视器,动态显示布线的实际长度。
: ?% H) R; \7 v0 V" H+ w 4 i0 n* U. x! T, W1 M) ^
|