|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB Layout 中的走线策略
0 f( \' `: y& R1 `+ b: I布线(Layout) 是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大6 H% V0 ^& h' e% F# B% q
多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。
# q% d; g: O1 o& O x- I下面将针对实际布线中可能遇到的- -些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走7 A+ A7 U# J6 E. S
线,差分走线,蛇形线等三个方面来阐述。
, W+ X# E, k- j+ s% N1. 直角走线. S) d5 C9 S* d% f
直角走线---般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那幺直角走线究竟会
0 C7 Q1 ]; ?1 s! \5 j对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实
+ n+ I, |1 E; D9 c/ ^( N不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
7 ]& l F% j8 i! \( A* L+ |4 `
& w, {& ~$ j: T) P3 t直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;* b2 W$ M8 H6 [' `* H, ?
二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI。
1 D8 `' ]$ T; K U1 d# N, M传输线的直角带来的寄生电容可以由下面这个经验公式来计算:
& m# l: w W8 b* A, A) c+ D* E' w# K) E, E1 M
1 e( j+ @5 {( S0 F: [/ v. F2 I* \" c; z
3 j4 o' Z/ Z0 B5 z- u
|
|