|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
% F7 D2 l) I/ u0 X
; r4 }' z8 i7 `$ |7 k" N+ J1.仿真前的准备工作
4 @8 d* [4 J8 u+ h# i$ w# r( \3 T1 w1.1 找到需要仿真的芯片的 IBIS 模型 - B( _; B/ v( d9 S4 ^+ q
一般可以从芯片制造商网站上找到,如果没有,可能要通过其它途径获得如从SPICE 模型中提取。
, l3 R) |- i5 U# ?: {8 M5 L" \1.2 模型转换 (IBIS→DML)
/ X' A4 i, K$ S3 p将 IBIS 模型转换为 DML 模型,运用 Cadence 的 Model Integrity 工具将 IBIS 模型转化为 Cadence 能识别的 DML 模型,并验证仿真模型。
- k3 r0 y' f9 ^/ K- V& f9 W(1)单击“开始”按钮→“所有程序”→“allegro SPB 15.5”→“Model Integrity”,如图 1-1 所示:9 @, h$ C, g( O8 Y5 _8 ^0 p0 ^
' z+ ~( Q0 j8 }* B' n
1 s8 _7 u% r* z, g8 ~ `
, o- c A8 j) ^" `( o/ A; @, h- E' y6 p+ S! v) c# j1 e
6 J5 w! j8 I" ]; c; b0 V
' V/ t' P! e. @1 z; T; {7 c6 Z
|
|