TA的每日心情 | 慵懒 2020-8-28 15:16 |
---|
签到天数: 3 天 [LV.2]偶尔看看I
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1 过孔的基本概念
$ ]# t( U% _0 s6 @4 ?) z& o9 B9 I1 [+ s) ?% I, w2 `0 O0 x% ^
过孔(via)是多层PCB的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%。简单的说来,PCB上的每一个孔都可以称之为过孔。从作用上看,过孔可以分成两类:一是用作各层间的电气连接;二是用作器件的固定或定位。如果从工艺制程上来说,这些过孔一般又分为三类,即盲孔(blind via)、埋孔(buried via)和通孔(through via)。盲孔位于印刷线路板的顶层和底层表面,具有一定深度,用于表层线路和下面的内层线路的连接,孔的深度通常不超过一定的比率(孔径)。埋孔是指位于印刷线路板内层的连接孔,它不会延伸到线路板的表面。上述两类孔都位于线路板的内层,层压前利用通孔成型工艺完成,在过孔形成过程中可能还会重叠做好几个内层。第三种称为通孔,这种孔穿过整个线路板,可用于实现内部互连或作为元件的安装定位孔。由于通孔在工艺上更易于实现,成本较低,所以绝大部分印刷电路板均使用它,而不用另外两种过孔。以下所说的过孔,没有特殊说明的,均作为通孔考虑。. k) B" T7 ~: D* L' E
, f7 \" U7 J5 |6 D4 V, v6 e从设计的角度来看,一个过孔主要由两个部分组成,一是中间的钻孔(drill hole),二是钻孔周围的焊盘区。这两部分的尺寸大小决定了过孔的大小。很显然,在高速,高密度的PCB设计时,设计者总是希望过孔越小越好,这样板上可以留有更多的布线空间,此外,过孔越小,其自身的寄生电容也越小,更适合用于高速电路。但孔尺寸的减小同时带来了成本的增加,而且过孔的尺寸不可能无限制的减小,它受到钻孔(drill)和电镀(plating)等工艺技术的限制:孔越小,钻孔需花费的时间越长,也越容易偏离中心位置;且当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀铜。比如,如果一块正常的6层PCB板的厚度(通孔深度)为50Mil.
+ G7 H: d% ] F6 y" `* F- Y
/ Q# V3 \5 c" j0 j' D4 `+ y那么,一般条件下PCB厂家能提供的钻孔直径最小只能达到8Mil。随着激光钻孔技术的发展,钻孔的尺寸也可以越来越小,一般直径小于等于6Mils的过孔,我们就称为微孔。在HDI(高密度互连结构)设计中经常使用到微孔,微孔技术可以允许过孔直接打在焊盘上(Via-in-pad),这大大提高了电路性能,节约了布线空间。* k7 n+ r/ A8 J! x% o F
; W8 c9 _3 X( C- w/ m+ M( i" `
过孔在传输线上表现为阻抗不连续的断点,会造成信号的反射。一般过孔的等效阻抗比传输线低12%左右,比如50欧姆的传输线在经过过孔时阻抗会减小6欧姆(具体和过孔的尺寸,板厚也有关,不是绝对减小)。但过孔因为阻抗不连续而造成的反射其实是微乎其微的,其反射系数仅为:(44-50)/(44+50)=0.06,过孔产生的问题更多的集中于寄生电容和电感的影响。
+ I ^) e6 m% w% A+ i4 I# ?% i; V3 V: b6 L( w& M9 Y. {
2 过孔的寄生电容和电感* i! ]9 T) g( T, u9 B, z4 O
" M- @ G7 v' E" I @9 z2 F过孔本身存在着寄生的杂散电容,如果已知过孔在铺地层上的阻焊区直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)5 v9 \0 [( |# c' M1 t8 ?0 x5 V
9 \% P3 n6 x. k: o+ \" C1 i
过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用的过孔焊盘直径为20Mil(钻孔直径为10Mils),阻焊区直径为40Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:
& \8 g( e8 w, |3 V, @9 [. r& @4 o a( J6 t5 u+ Y* h, V
C=1.41x4.4x0.050x0.020/(0.040-0.020)=0.31pF
# V1 B! a2 M# U3 F6 d/ E- K) [; z _/ n& \; D% h( x( |' w
这部分电容引起的上升时间变化量大致为:9 v! B2 i y( B
( _3 Q% F$ k8 v1 I3 Q( E% _
T10-90=2.2C(Z0/2)=2.2x0.31x(50/2)=17.05ps
' S; V( M( N% M, _$ A( l
6 N6 l( R ~( }5 z3 v) T从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,就会用到多个过孔,设计时就要慎重考虑。实际设计中可以通过增大过孔和铺铜区的距离(Anti-pad)或者减小焊盘的直径来减小寄生电容。+ n5 O/ Y' G4 o) {4 P+ v/ Y
" n9 |) a& p, r3 T过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的经验公式来简单地计算一个过孔近似的寄生电感:/ \# K2 M4 L" P5 z! O& X" }% R
& \/ m6 G' W. M- Z; s2 E/ ~$ r) V Z
L=5.08h[ln(4h/d)+1]2 q- d: _/ M9 [9 L( [
5 @" C: x" B0 n: Y5 m) {( t其中L指过孔的电感,h是过孔的长度,d是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响最大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:
. r9 j1 z! e0 Y$ g8 C2 ~. F X! I7 v
L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH) d2 f! f" `8 i% A5 y2 n% S1 F2 @
. c/ R0 r6 R o1 s如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=πL/T10-90=3.19Ω。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。3 ^6 J) [9 X& q8 F; I
/ R6 K0 l- I# ?% Q, M+ \' a3 如何使用过孔8 i; t* i+ W" V) B
" ?, k5 b9 r1 j9 m. B$ r8 E通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:$ U! e" s' G6 J
! H( w7 h* x9 IA 从成本和信号质量两方面考虑,选择合理尺寸的过孔大小。必要时可以考虑使用不同尺寸的过孔,比如对于电源或地线的过孔,可以考虑使用较大尺寸,以减小阻抗,而对于信号走线,则可以使用较小的过孔。当然随着过孔尺寸减小,相应的成本也会增加。9 d0 E$ O# F9 d/ F! V# I/ q+ L
3 t& ?2 e ~( G3 B2 lB 上面讨论的两个公式可以得出,使用较薄的PCB板有利于减小过孔的两种寄生参数。
( I/ m! u) |4 ?# Z( W# i! c6 O7 E# z
3 p; W( O e9 N, W0 ` e3 @) WC PCB板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。0 f, r& y5 Y, j. n- B
0 l1 K9 r+ Q0 F) L7 P, ]
D 电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好。可以考虑并联打多个过孔,以减少等效电感。
' I2 ? a$ W1 k* r- M- D, U A' @# ^8 j* p4 E: |
E 在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在PCB板上放置一些多余的接地过孔。/ @6 k* Z% x; F$ D. W
- q0 k2 Z" w: m. g
F 对于密度较高的高速PCB板,可以考虑使用微型过孔。- Q+ Q8 N; _4 o" U2 G- r
' O. ~( C/ a3 X6 {) N/ X! t
|
|