找回密码
 注册
关于网站域名变更的通知
查看: 1493|回复: 5
打印 上一主题 下一主题

先进封装的“四要素”

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-18 09:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
引 言
3 z. \) x0 ?  S说起传统封装,大家都会想到日月光ASE,安靠Amkor,长电JCET,华天HT,通富微电TF等这些封装大厂OSAT;说起先进封装,当今业界风头最盛的却是台积电TSMC,英特尔Intel,三星SAMSUNG等这些顶尖的半导体晶圆厂IC Foundry,这是为何呢?
) j9 E) D2 A  N9 G; J如果你认为这些半导体晶圆大佬们似乎显得有些"不务正业"?那你就大错特错了!
/ \3 H) D, Z2 T+ U2 C+ x, ]6 j传统封装的功能主要在于芯片保护、尺度放大、电气连接三项功能,先进封装和SiP在此基础上增加了“提升功能密度、缩短互联长度、进行系统重构”三项新功能。请参看:SiP的三个新特点
; I! }7 |* T) {2 O7 c$ h9 z# G正是由于这些新特点,使得先进封装和SiP的业务从OSAT拓展到了包括Foundry、OSAT和System系统厂商。
! O4 i- c0 c9 e; d. JFoundry由于其先天具有的工艺优势,在先进封装领域可以独领风骚,系统厂商则是为了在封装内实现系统的功能开始重点关注SiP和先进封装。" W: Q' M* P& D5 u7 \

7 S% u, f" n* D4 C4 d4 d( b那么,先进封装和传统封装的分界点到底在哪里?如何界定先进封装呢?这就是我们这篇文章要重点讨论的问题:先进封装的“四要素”。
4 g" Z* e! i' L2 b& k, \3 ?
, N! ]( E. o8 p% L5 A/ P' {+ @* I 先进封装的 四要素 # i! J+ T3 s; Y, w
先进封装的四要素是指:RDL,TSV,Bump,Wafer,任何一款封装,如果具备了四要素中的任意一个,都可以称之为先进封装。8 x0 T, Q. A- ], J0 Y: n
在先进封装的四要素中,RDL起着XY平面电气延伸的作用,TSV起着Z轴电气延伸的作用,Bump起着界面互联和应力缓冲的作用,Wafer则作为集成电路的载体以及RDL和TSV的介质和载体。1 |4 V; c# Q* o0 ~3 H

; j" j* W/ w2 C8 z首先,我们要明确,在特定的历史时期,先进封装只是一个相对的概念,现在的先进封装在未来可能就是传统封装。
& q9 L. y4 ~: E: o) @/ Z5 Q2 \& l下图是作者根据四要素内在的先进性做了简单排序,大致如下:Bump → RDL → Wafer → TSV。" f/ x8 N$ y/ d4 o- b

9 ?9 H6 R$ D6 F! D
$ j. g' s4 V* A) ?一般来说,出现的越早的技术其先进性就相对越低,出现越晚的技术其先进性就相对越高。
5 Q+ c; }1 p: r) o; H下面,我们就逐一阐述先进封装的四要素。
, s" M+ W; L% _4 U  h0 [2 l' D0 ?+ j, y3 I' _1 [/ N, P
1.  Bump
5 v. x5 ?# P" r- I, o8 gBump是一种金属凸点,从倒装焊FlipChip出现就开始普遍应用了,Bump的形状也有多种,最常见的为球状和柱状,也有块状等其他形状,下图所示为各种类型的Bump。! {$ t4 m+ _; d: \# C. f' y

3 \7 t9 a: A5 e* X8 ~3 O, C
: q) p# Y! V8 i& m0 Z6 hBump起着界面之间的电气互联和应力缓冲的作用,从Bondwire工艺发展到FlipChip工艺的过程中,Bump起到了至关重要的作用。
% }& ?5 M1 x5 @& E1 P7 M随着工艺技术的发展,Bump的尺寸也变得越来越小,下图显示的是Bump尺寸的变化趋势。3 d0 v: }- G* L( E1 p8 X. L$ Q
8 R! o2 F0 B' E% f

% V2 `) {3 s0 |/ h可以看出, Bump尺寸从最初 Standard FlipChip的100um发展到现在最小的5um。" z! X5 n/ b) G

5 V: B- G% A6 z$ ^# V那么,会不会有一天,Bump小到不再需要了呢?
3 ]7 M  G4 V; v8 U9 d6 x* h5 z; h1 S: X) C) A. F
确实有这种可能,TSMC发布的SoIC技术中,最鲜明的特点是没有凸点(no-Bump)的键合结构,因此,该技术具有有更高的集成密度和更佳的运行性能。
2 c; Q8 G9 }5 C0 c& J6 T
. c% U* B5 z! C' s3 O9 {# v详细请参看:“先进封装”一文打尽
3 p5 V* I, W! `6 p1 ^/ H: k' o; o5 T9 M- T
  g' |5 N: R* {6 u% a( \2 ^8 {
2.  RDL + r" R8 j' r* i5 m8 v& X
RDL(ReDistribution Layer)重布线层,起着XY平面电气延伸和互联的作用。2 F4 e! {1 a* ]
在芯片设计和制造时,IO Pad一般分布在芯片的边沿或者四周,这对于Bond Wire工艺来说自然很方便,但对于Flip Chip来说就有些勉为其难了。
% I2 n7 J3 a6 O2 }% N" B因此,RDL就派上用场了,在晶元表面沉积金属层和相应的介质层,并形成金属布线,对IO 端口进行重新布局,将其布局到新的,占位更为宽松的区域,并形成面阵列排布。
: P8 K# I& q! H
& m4 y$ r; N+ f0 k( ]在先进封装的FIWLP (Fan-In Wafer Level Package) ,FOWLP (Fan-Out Wafer Level Package) 中,RDL是最为关键的技术,通过RDL将IO Pad进行扇入Fan-In或者扇出Fan-Out,形成不同类型的晶圆级封装。4 F" E, y0 r8 p& _
在2.5D IC集成中,除了硅基板上的TSV,RDL同样不可或缺,通过RDL将网络互联并分布到不同的位置,从而将硅基板上方芯片的Bump和基板下方的Bump连接。! T" Y0 F; ]5 }0 T! A% z3 `: D
在3D IC集成中,对于上下堆叠是同一种芯片,通常TSV就可以直接完成电气互联功能了,而堆叠上下如果是不同类型芯片,则需要通过RDL重布线层将上下层芯片的IO进行对准,从而完成电气互联。
8 ^- i2 P4 q  N% v/ b% u随着工艺技术的发展,通过RDL形成的金属布线的线宽和线间距也会越来越小,从而提供更高的互联密度。
% T4 ~  U% r( d5 c" S
2 f% U9 h3 z8 N* ]3.  Wafer ' t; o8 N+ B5 H1 N
Wafer晶圆在当今半导体行业具有广泛的用途,既可以作为芯片制造的基底,也可以在Wafer上制作硅基板实现2.5D集成,同时可用于WLP晶圆级封装,作为WLP的承载晶圆。9 O6 Y, y' c, R' C: }& \- {, h' {

# u8 C9 C, ^7 ~8 G. ?Wafer最初仅用在芯片制造上,作为集成电路生产的载体,在Wafer上进行光刻、刻蚀、气相沉积、离子注入、研磨等工序,反复操作,精密控制,最终制造出集成电路芯片。
% `  u6 B% j5 |  s# a' u: N) |/ f随着先进封装技术的快速发展,Wafer的用途也变得越来越广泛。& R' {; X% u) x" I; E$ x  {2 k5 V, F
传统封装是先进行裸芯片的切割分片,然后进行封装,而晶圆级封装WLP是在Wafer基础上先封装,然后切割分片。这就提高了封装效率,节省了成本,从而得到了广泛的应用。详细内容可参考新书《基于SiP技术的微系统》- \$ y1 s6 O* @& u! v* o5 u6 u  a9 m9 h
前面,我们讨论了,随着技术的发展,Bump和RDL会变得越来越细小,Bump甚至最终会消失,而Wafer则会变得越来越大,从早先的6英寸到8英寸到现在普遍应用的12英寸以及将来要广泛应用的18英寸,都体现了这样的特点。
: j) E# j0 }  S( f( X+ B9 b$ B& O2 c+ ?; I/ V
$ n9 V! N9 d- Y& K. _. \
晶圆尺寸越大,同一圆片上可生产的IC就越多,可降低成本,提高效率,但对材料技术和生产技术的要求也会更高。
1 \$ [* f$ ^& t3 E2 F0 X从FIWLP、FOWLP到2.5D集成、3D集成,基本都是在Wafer基础上进行的。+ ^' \- p( e8 M1 y4 H% K# j: ^
2 X# B+ `. |% }& M' m: ^* `
4.  TSV
$ w$ O6 L$ ?- m, E7 S5 {TSV(Through Silicon Via )硅通孔,其主要功能是Z轴电气延伸和互联的作用。
( Q  z; n3 q2 NTSV按照集成类型的不同分为2.5D TSV和3D TSV,2.5D TSV是指的位于硅转接板Inteposer上的TSV,3D TSV 是指贯穿芯片体之中,连接上下层芯片的TSV。
* `0 Q! ]/ E; u# C; o/ n
+ \1 G8 l" H6 l" pTSV的制作可以集成到生产工艺的不同阶段,通常放在晶元制造阶段的叫 Via-first,放在封装阶段的叫Via-last。
8 C7 o8 A- ~( i8 B& D+ F' _将TSV在晶圆制造过程中完成,此类硅通孔被称作Via-first。Via-first TSV又可分为两种阶段,一种是在Foundry厂前端金属互连之前进行,实现core-to-core的连接。该方案目前在微处理器等高性能器件领域研究较多,主要作为SoC的替代方案。另外一种是在CMOS完成之后再进行TSV的制作,然后完成器件制造和后端的封装。
9 s8 c9 f, X$ v& p7 k将TSV放在封装生产阶段,通常被称作Via-last,该方案可以不改变现有集成电路流程和设计。目前,业界已开始在高端的Flash和DRAM领域采用Via-last技术,即在芯片的周边进行硅通孔TSV制作,然后进行芯片或晶圆的层叠。
. L" [* k- g4 b9 _4 R( RTSV的尺寸范围比较大,大的TSV直径可以超过100um,小的TSV直径小于1um。
5 J9 _0 C$ u) ~5 _, u7 y6 ?6 ?5 M' N
随着工艺水平的提升,TSV可以做的越来越小,密度也越来越大,目前最先进的TSV工艺,可以在芝麻粒大小的1平方毫米硅片上制作高达10万~100万个TSV。
! t* E8 T) v1 A: q) ~$ G5 u
1 a/ n5 E; f6 O- s9 j7 r- e3 {和 Bump以及RDL类似,TSV的尺寸也会随着工艺的提高变得越来越小,从而支撑更高密度的互联。0 v" Y# }8 u+ K. v2 u

% i2 L  d" _4 r4 R$ L6 X" d( H0 n' d
5 R, U4 r0 s5 {- e- S# v
总 结
2 H/ ?" h4 M, q+ zRDL,TSV,Bump,Wafer是先进封装的四要素,任何一款封装,如果具备了四要素中的任意一个,都可以称之为先进封装。8 _4 U9 O) ]: H$ Q& v
在先进封装四要素中,Wafer是载体和基底,RDL负责XY平面的延伸,TSV负责Z轴的延伸,Bump负责Wafer界面间的连接和应力缓冲。0 z# A: w0 s* b" }" p

1 X% y9 Y9 T. I- S  l这四要素中,一大三小,一大是指Wafer,三小是指Bump、RDL、TSV。; o- P+ W, Y8 Q) ~) m1 S. ]
随着技术和工艺的发展,大要素会越来越大,而小要素则会越来越小。

该用户从未签到

2#
发表于 2021-6-18 11:02 | 只看该作者
先进封装的四要素是指:RDL,TSV,Bump,Wafer,任何一款封装,如果具备了四要素中的任意一个,都可以称之为先进封装。

该用户从未签到

3#
发表于 2021-6-18 14:43 | 只看该作者
Bump是一种金属凸点,从倒装焊FlipChip出现就开始普遍应用了,Bump的形状也有多种,最常见的为球状和柱状,也有块状等其他形状,下图所示为各种类型的Bump。

该用户从未签到

4#
发表于 2021-6-18 14:56 | 只看该作者
在先进封装的四要素中,RDL起着XY平面电气延伸的作用,TSV起着Z轴电气延伸的作用,Bump起着界面互联和应力缓冲的作用,Wafer则作为集成电路的载体以及RDL和TSV的介质和载体。

该用户从未签到

5#
发表于 2021-6-19 14:39 | 只看该作者
目前还在学习中

该用户从未签到

6#
发表于 2021-6-20 16:24 | 只看该作者
本帖最后由 li_suny 于 2021-6-20 16:26 编辑 ! I2 u, l' s. k" d. k3 T, j
; T* K$ o6 @) ?# c! X2 A" @
原文链接:0 Q& E! ~- w: S/ `' w
先进封装的四要素
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 22:11 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表