找回密码
 注册
关于网站域名变更的通知
查看: 1549|回复: 2
打印 上一主题 下一主题

一文了解芯片封装技术

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-14 10:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
自从美国Intel公司1971年设计制造出4位微处a理器芯片以来,在20多年时间内,CPU从Intel4004、80286、80386、80486发展到Pentium和PentiumⅡ,数位从4位、8位、16位、32位发展到64位;主频从几兆到今天的400MHz以上,接近GHz;CPU芯片里集成的晶体管数由2000个跃升到500万个以上;半导体制造技术的规模由SSI、MSI、LSI、VLSI达到 ULSI。封装的输入/输出(I/O)引脚从几十根,逐渐增加到 几百根,下世纪初可能达2千根。这一切真是一个翻天覆地的变化。9 `* G3 _! {3 F/ b! y- i4 ]
  对于CPU,读者已经很熟悉了,286、386、486、Pentium、Pentium Ⅱ、Celeron、K6、K6-2 ……相信您可以如数家珍似地列出一长串。但谈到CPU和其他大规模集成电路的封装,知道的人未必很多。所谓封装是指安装半导体集成电路芯片用的外壳,它不仅起着安放、固定、密封、保护芯片和增强电热性能的作用,而且还是沟通芯片内部世界与外部电路的桥梁——芯片上的接点用导线连接到封装外壳的引脚上,这些引脚又通过印制板上的导线与其他器件建立连接。因此,封装对CPU和其他LSI集成电路都起着重要的作用。新一代CPU的出现常常伴随着新的封装形式的使用。3 f0 m( L5 A7 i6 O
芯片的封装技术已经历了好几代的变迁,从DIP、QFP、PGA、BGA到CSP再到MCM,技术指标一代比一代先进,包括芯片面积与封装面积之比越来越接近于1,适用频率越来越高,耐温性能越来越好,引脚数增多,引脚间距减小,重量减小,可靠性提高,使用更加方便等等。' ?% j7 C  ^; b/ s. G! ?- j; `
  下面将对具体的封装形式作详细说明
& q1 v# G) D+ H2 Y0 ~9 ^+ u7 Z( a; y* m; Y
  一、DIP封装
2 {' U5 C, g+ G4 b# b5 \( c" s( b/ C' h' u4 x" E
  70年代流行的是双列直插封装,简称DIP(Dual In-line Package)。DIP封装结构具有以下特点:
5 ?3 `0 E" K# _2 N6 I4 U4 q1.适合PCB的穿孔安装;* }/ F6 J4 K7 J4 K- \# w+ c

+ ]( {0 F: \& ?2 X2.比TO型封装易于对PCB布线;
, n2 t0 _2 o& e5 L7 Z2 j' X% _. _, E' o# a" @# e9 S. e
3.操作方便。2 m7 k/ @# k4 l) _2 v" W1 G- k6 y! B
* f- `+ V8 f+ X$ m+ P, u: m) G8 h' F
  DIP封装结构形式有:多层陶瓷双列直插式DIP,单层陶瓷双列直插式DIP,引线框架式DIP(含玻璃陶瓷封接式,塑料包封结构式,陶瓷低熔玻璃封装式)。
- L( a/ G* d' C; J: c, b  C3 c$ [  衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。以采用40根I/O引脚塑料包封双列直插式封装(PDIP)的CPU为例,其芯片面积/封装面积=3×3/15.24×50=1:86,离1相差很远。不难看出,这种封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积。' j( R) H& k0 Y$ k, x7 \9 \2 M
  Intel公司这期间的CPU如8086、80286都采用PDIP封装。, @( y( A( R& d. G6 c# p/ e

& v  k1 k; {- r, M; J6 R" |  二、芯片载体封装7 a" t0 F. H0 t# z3 j9 @

3 u, x/ ^! X" p+ G; @6 P  80年代出现了芯片载体封装,其中有陶瓷无引线芯片载体LCCC(Leadless Ceramic Chip Carrier)、塑料有引线芯片载体PLCC(Plastic Leaded Chip Carrier)、小尺寸封% g7 j6 x: Y1 G
装SOP(Small Outline Package)、塑料四边引出扁平封装PQFP(Plastic Quad Flat Package),封装结构形式如图3、图4和图5所示。
3 Z" D4 @$ ^8 R- y6 x  以0.5mm焊区中心距,208根I/O引脚的QFP封装的CPU为例,外形尺寸28×28mm,芯片尺寸10×10mm,则芯片面积/封装面积=10×10/28×28=1:7.8,由此可见QFP比DIP的封装尺寸大大减小。QFP的特点是:
5 {  P8 P9 \! Y. p9 f/ s  1.适合用SMT表面安装技术在PCB上安装布线;! W+ y. \% ?9 q- s7 Z5 @8 z. A
! Y) l' j" c; m( F
  2.封装外形尺寸小,寄生参数减小,适合高频应用;2 U( v( |* n, D- u4 r+ M9 f

! Y# H# \/ T. F. |; M% H3 ]  3.操作方便;) r3 }5 |& G3 {' [: x, s2 N( c
, m& N) o3 b' D$ }3 m) G9 f
  4.可靠性高。# N( F' O. F0 f+ O1 T' Z
8 Z" o  s+ _( ?" s) D) _) ?. A  c
  在这期间,Intel公司的CPU,如Intel 80386就采用塑料四边引出扁平封装PQFP。# J1 u' k1 C/ r" L
% J: k' k' X/ V1 v9 o& F8 X- i+ N
  三、BGA封装
  L' N  D% x* T$ \, X9 l* g) A1 h
  90年代随着集成技术的进步、设备的改进和深亚微米技术的使用,LSI、VLSI、ULSI相继出现,硅单芯片集成度不断提高,对集成电路封装要求更加严格,I/O引脚数急剧增加,功耗也随之增大。为满足发展的需要,在原有封装品种基础上,又增添了新的品种——球栅阵列封装,简称BGA(Ball Grid Array Package)。
4 G# r7 t- [! N6 W7 r; F  {( A  BGA一出现便成为CPU、南北桥等VLSI芯片的高密度、高性能、多功能及高I/O引脚封装的最佳选择。其特点有:
; A+ i2 s) A8 i3 _3 H7 G  1.I/O引脚数虽然增多,但引脚间距远大于QFP,从而提高了组装成品率;2.虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,简称C4焊接,6 O9 _7 F" k& p% P+ p4 C
  从而可以改善它的电热性能:3.厚度比QFP减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;5.组装可用共面焊接,可靠性高;6.BGA封装仍与QFP、PGA一样,占用基板面积过大;' Y% k6 d; c8 _4 K7 H( D! Q8 x
  Intel公司对这种集成度很高(单芯片里达300万只以上晶体管),功耗很大的CPU芯片,如Pentium、Pentium Pro、PentiumⅡ采用陶瓷针栅阵列封装CPGA和陶瓷球栅阵列封装CBGA,并在外壳上安装微型排风扇散热,从而达到电路的稳定可靠工作。' {, _3 @0 S# c  f/ v" m
  四、面向未来新的封装技术
2 Q6 T( ]' W, g3 C4 V
; F/ L1 b/ ]9 t4 p! K: ?  BGA封装比QFP先进,更比PGA好,但它的芯片面积/封装面积的比值仍很低。6 y# G  X  Z/ h7 w* s2 C
9 v4 r. S$ n, c
  Tessera公司在BGA基础上做了改进,研制出另一种称为μBGA的封装技术,按0.5mm焊区中心距,芯片面积/封装面积的比为1:4,比BGA前进了一大步。1 L! x9 B( Z4 D( \! Q& Q, t
  1994年9月日本三菱电气研究出一种芯片面积/封装面积=1:1.1的封装结构,其封装外形尺寸只比裸芯片大一点点。也就是说,单个IC芯片有多大,封装尺寸就有多大,从而诞生了一种新的封装形式,命名为芯片尺寸封装,简称CSP(Chip Size Package或Chip Scale Package)。CSP封装具有以下特点:* c) A, g8 k) h+ R
  1.满足了LSI芯片引出脚不断增加的需要;2.解决了IC裸芯片不能进行交流参数测试  _( r+ E. a" P
# }. A) |) B% S  K4 u( G1 b+ ]5 @
和老化筛选的问题;3.封装面积缩小到BGA的1/4至1/10,延迟时间缩小到极短。
6 p. v3 T; w* }6 M& @" {8 {6 t# R. ]6 v9 ?6 G$ L8 s6 E% }
  曾有人想,当单芯片一时还达不到多种芯片的集成度时,能否将高集成度、高性能、高可靠的CSP芯片(用LSI或IC)和专用集成电路芯片(ASIC)在高密度多层互联基板上用表面安装技术(SMT)组装成为多种多样电子组件、子系统或系统。由这种想法产生出多芯片组件MCM(Multi Chip Model)。它将对现代化的计算机、自动化、通讯业等领域产生重大影响。MCM的特点有:
; _+ q, B1 X) Y5 X% I5 t  1.封装延迟时间缩小,易于实现组件高速化;2.缩小整机/组件封装尺寸和重量,一
9 _& m) d, p1 Z/ D+ a. M4 u+ _, W, C0 A0 P' }+ {2 j/ Q; D, j
般体积减小1/4,重量减轻1/3;3.可靠性大大提高。
. H8 ^) r1 V) l
1 e  N4 S; U+ }) Z  随着LSI设计技术和工艺的进步及深亚微米技术和微细化缩小芯片尺寸等技术的使用,人们产生了将多个LSI芯片组装在一个精密多层布线的外壳内形成MCM产品的想法。进一步又产生另一种想法:把多种芯片的电路集成在一个大圆片上,从而又导致了封装由单个小芯片级转向硅圆片级(wafer level)封装的变革,由此引出系统级芯片SOC(System On Chip)和电脑级芯片PCOC(PC On Chip)。
3 r: Z7 E, V, J  随着CPU和其他ULSI电路的进步,集成电路的封装形式也将有相应的发展,而封装形式的进步又将反过来促成芯片技术向前发展。& g* W& [7 ~8 C% J' w# g
  • TA的每日心情
    开心
    2025-6-19 15:08
  • 签到天数: 1110 天

    [LV.10]以坛为家III

    2#
    发表于 2021-7-14 15:24 | 只看该作者
    写的真好,很有深度和内涵,蟹蟹分享,很有指导和借鉴意义,学习了

    该用户从未签到

    3#
    发表于 2021-8-10 14:05 | 只看该作者
    谢谢分享

    “来自电巢APP”

    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-20 14:56 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表