找回密码
 注册
关于网站域名变更的通知
楼主: liuyian2011
打印 上一主题 下一主题

关于多层板50欧姆及100欧姆阻抗结构设计!

    [复制链接]

该用户从未签到

241#
发表于 2011-9-6 20:38 | 只看该作者
多谢分享~~

该用户从未签到

242#
发表于 2011-9-6 20:55 | 只看该作者
楼主, 多谢你的帮助. 附件是我要的10层板, 总的厚度希望是1.6mm.8 E& W7 T8 Y' V% V. R7 t" |. v
信号层有差分100ohm, 和单端50ohm,  因为有比较密的BGA, 所以我% {+ K: e3 c% Q' M* J
  差分走线宽度4mil, 间距5mil.
: D' V5 k9 C6 a; U   单端线宽4mil.2 f  `- c7 r% N! j4 ]7 x
这样的情况应该怎么叠比较好?   供应商给的建议都是间距比较大的, 这样在BGA里没法走线.
8 G, k9 s" S, J! u: C9 Z" w8 z$ d7 s8 f( c2 L; _; O* G7 _
另: 我用的材料都是FR4, 据说FR4会因为厚度不一样, 而介电常数不一样, 是这样的吗?
9 n2 R, M9 H" i1 P+ r0 l那介电常数该那么决定?

该用户从未签到

243#
发表于 2011-9-6 22:32 | 只看该作者
楼主还想请教一个问题, 在多层板中, 有些地方用core, 有些地方用p片, 这个有什么讲究吗?0 p& }! o4 Z: ~# T
比如上面图片的10层板, 1, 2层用core, 还是2, 3用core, 这个有什么不同?7 K1 E  v4 f$ V$ Z
8 g0 h7 x. ?7 ^. R& M. t. n! |2 b
我的理解是, 比如1, 2层用core, 那么1, 2层之间的介质厚度是稳定的, 压合之前和压合之后介质厚度变化不大;
! n3 a/ {' M/ _( R如果1, 2层之间用p片, 假如 2层是信号, 铜不多, 压合之后介质厚度可能变薄;
! [" G7 \+ w& d  s; @: Y我这样理解对吗?

该用户从未签到

244#
 楼主| 发表于 2011-9-6 23:20 | 只看该作者
本帖最后由 liuyian2011 于 2011-9-6 23:26 编辑
  S2 {. l( G( K4 u- Z2 l$ i
lmila 发表于 2011-9-6 20:55 / N( f! m6 n' F4 [' ^
楼主, 多谢你的帮助. 附件是我要的10层板, 总的厚度希望是1.6mm.% C5 K* w% F* q1 F6 B) m& X5 h
信号层有差分100ohm, 和单端50ohm,  因为 ...
3 D6 Y8 c) ]6 l( M# b" Q
- S7 x# X4 [; h! T+ B+ I% M
请问你这个10层板有哪些层需要控制50欧姆单端阻抗和100欧姆差分阻抗?一般普通FR-4的介电常数为:4.2-4.6 ,计算阻抗时通常认为PP的介电常数为:4.2,Core的介电常数为:4.5,不过介电常数对阻抗的影响比较小,介电常数为:4.2和4.5,其阻抗仅相差1欧姆左右.

该用户从未签到

245#
 楼主| 发表于 2011-9-6 23:38 | 只看该作者
lmila 发表于 2011-9-6 22:32 ! J* L7 u0 ]2 V% h5 n, y) F
楼主还想请教一个问题, 在多层板中, 有些地方用core, 有些地方用p片, 这个有什么讲究吗?
' t7 B. _; X" s  R比如上面图片的10 ...

) ~& A* U. b5 q. j8 f3 S* z这是一个关于多层板压合的问题,多层板一般都是通过PP和Core叠压在一起.第一:如果第一,二层间采用PP,其所用的Core是4张;第二:如果第一,二层间采用Core,其所用的Core是5张. 这两种压合方式中第二种成本较高,所以PCB生产厂商一般都会采用第一种方案. 只是如果在板子有盲埋孔设计时才不得以采用第二种方案来压合。

该用户从未签到

246#
发表于 2011-9-7 12:46 | 只看该作者
多谢!
. A5 z5 u4 H9 L& |/ t1 C
( L# J  Q7 I5 X( l6 i; n) T5 Y  N差分线在L3, L5, L6;
+ F! |+ r( h1 L" K* F- U单端Top, L3, L5, L6, Bottom都有;! G9 \# @" n' j- A4 b

: b% }. E; I/ Y( j, c( Z1 {搂住你太热心了。

该用户从未签到

247#
发表于 2011-9-7 14:11 | 只看该作者
谢谢,非常好,学习下

该用户从未签到

248#
发表于 2011-9-7 14:46 | 只看该作者
强烈建议楼主把6层HDI板阻抗图给出来。

该用户从未签到

249#
 楼主| 发表于 2011-9-7 15:05 | 只看该作者
Shan 发表于 2011-9-7 14:46
, Z' b% F0 {; |8 v% r7 J) Q9 O* O强烈建议楼主把6层HDI板阻抗图给出来。

9 G  c, g7 \- |没有问题啊,有空我把6层一阶和二阶HDI板阻抗设计及结构方案给大家总结出来吧!

该用户从未签到

250#
发表于 2011-9-7 21:07 | 只看该作者
谢谢!

该用户从未签到

251#
发表于 2011-9-8 08:28 | 只看该作者
多谢分享, 学习了

该用户从未签到

252#
发表于 2011-9-8 14:33 | 只看该作者
今天第一次发了个六层板到工厂,人家问我做不做阻抗?我说不用,会不会有问题呢?

该用户从未签到

253#
 楼主| 发表于 2011-9-8 15:21 | 只看该作者
dddlllyyy 发表于 2011-9-8 14:33
) r/ p  k+ j* Z* L& y4 b7 F今天第一次发了个六层板到工厂,人家问我做不做阻抗?我说不用,会不会有问题呢?
/ w$ F. e: ?* ~
很可能有问题,因为你没有阻抗和层压结构的要求,人家会随意弄一个层压结构给你,可不一定符合你的阻抗设计喔!

该用户从未签到

254#
发表于 2011-9-8 16:03 | 只看该作者
看看

该用户从未签到

255#
发表于 2011-9-9 18:05 | 只看该作者
电源层呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 04:19 , Processed in 0.109375 second(s), 22 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表