找回密码
 注册
楼主: amper
打印 上一主题 下一主题

亲自处理过的十度走线

  [复制链接]

该用户从未签到

46#
发表于 2013-1-31 21:30 | 只看该作者
16.3是不能直接走出10度线的。一般可以用skill、或者旋转PCB来实现。不过16.6已经自带这个功能了。

该用户从未签到

47#
发表于 2013-2-3 21:12 | 只看该作者
刚装了16.6

该用户从未签到

48#
发表于 2013-2-3 22:26 | 只看该作者
有了解过,但一直没有实践

该用户从未签到

49#
发表于 2013-2-4 21:28 | 只看该作者
可以设置光标的角度为10来走线,或者通过网格(1:5)实现。是否十度走线我觉得跟板子的高速线的长短有关,考虑fiber glass效应延时差异。{:soso_e100:}

该用户从未签到

50#
发表于 2013-2-5 10:37 | 只看该作者
长姿势啦

该用户从未签到

51#
发表于 2013-2-5 12:58 | 只看该作者
对要求高的地方走ARC转角

该用户从未签到

52#
发表于 2013-2-7 09:37 | 只看该作者
SPB16.6硬件自带10度走线功能,初学allegro的找我帮你们 口 170762386
  • TA的每日心情
    开心
    2024-5-31 15:50
  • 签到天数: 19 天

    [LV.4]偶尔看看III

    53#
    发表于 2013-2-7 11:33 | 只看该作者
    有长知识了
  • TA的每日心情
    开心
    2021-7-6 15:46
  • 签到天数: 15 天

    [LV.4]偶尔看看III

    54#
    发表于 2013-2-18 14:09 | 只看该作者
    受益非淺,有长知识了,感谢高手解答

    该用户从未签到

    55#
    发表于 2013-2-19 11:26 | 只看该作者
    10度走线一般对于商业级产品应用会用得较多,原因主要为:
    4 j+ D  {) \: ]& w商业级对于成本管控较为严格,特别是量产的产品,不可能为了保证6G的SATA or 5G的PCIE等非得用上rongers or alron{:soso_e114:};% e8 H: l! [9 f
    10度走线主要为了保证走线的TDR阻抗的连续,而板级影响阻抗的因素较多,波纤效应在5GHz以上的对信号的影响到底有多大,我们还需在具体的AVG DK条件下去观察传输线的回波损耗、TDR情况以及差分相位的改变。

    该用户从未签到

    56#
    发表于 2013-2-19 11:55 | 只看该作者
    非常感谢大家的分享,学习了
  • TA的每日心情
    无聊
    2020-3-10 15:29
  • 签到天数: 1 天

    [LV.1]初来乍到

    57#
    发表于 2013-4-17 13:09 | 只看该作者
    学习了

    该用户从未签到

    58#
    发表于 2013-4-17 15:53 | 只看该作者
    10°走线 也叫 抖线 , 纤维编制效应是指 横平竖直的线 在不同层 垂直相交 可看成是一张网,所带来的负面效应。

    该用户从未签到

    59#
    发表于 2013-4-17 22:28 | 只看该作者
    我想说,现在的EDA软件似乎没有走十度线这个选项吧?

    该用户从未签到

    60#
    发表于 2013-4-18 00:09 | 只看该作者
    贴个图给大家看看1 `, ~6 {' E% A1 O/ O- E; O

    未命名.jpg (212.75 KB, 下载次数: 8)

    未命名.jpg
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 23:48 , Processed in 0.078125 second(s), 21 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表