找回密码
 注册
关于网站域名变更的通知
查看: 221|回复: 4
打印 上一主题 下一主题

STM32 VDDA和VREF波动是否会对AD采样的基准产生影响?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-12-17 11:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
STM32F407的VREF引脚单独接3.3V基准源,并且要求VDDA>=VREF  VREF使用了3.3V的基准准源,VDDA则接入到VCC(3.3V),当VDDA电压波动变成3.28V的时候,此时VDDA<VREF,这种波动是否对VREF有影响?是否会对AD采样的基准产生影响?

该用户从未签到

2#
发表于 2021-12-17 11:31 | 只看该作者
理论上不会,通常来说,出于成本考虑或者精度要求,VDD Vref可以短接一起,如果对精度有特殊要求,需要考虑设置基准源。不过不建议基准源Vref设置到3.3V  可以适当低一些。

点评

我试了 确实可以  详情 回复 发表于 2021-12-20 19:02

该用户从未签到

3#
发表于 2021-12-17 11:31 | 只看该作者
是会的,你的ref接的是独立的电源芯片,那大于VDDA时,最高的采样电压就会是VDDA,而ref的大于它,所以,采样大于VDDA的信号时,最大只能是VDDA的了

该用户从未签到

4#
发表于 2021-12-17 11:32 | 只看该作者
你测量一下Vref和VDD之间是否有二极管就知道了

该用户从未签到

5#
 楼主| 发表于 2021-12-20 19:02 | 只看该作者
muzitongxue 发表于 2021-12-17 11:31
理论上不会,通常来说,出于成本考虑或者精度要求,VDD Vref可以短接一起,如果对精度有特殊要求,需要考虑 ...

我试了  确实可以
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-19 15:06 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表