找回密码
 注册
查看: 1279|回复: 1
打印 上一主题 下一主题

请问芯片电源引脚的电容大家一般是怎么画的?

[复制链接]
  • TA的每日心情
    开心
    2025-4-23 15:51
  • 签到天数: 41 天

    [LV.5]常住居民I

    跳转到指定楼层
    1#
    发表于 2008-7-4 19:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    一般在原理图中,会多给出一些电容,并要求在Layout时尽量靠近芯片的电源脚,对此请问大家一般是怎么画的?
    6 Y$ y! y# l# N4 h  z/ H# l0 Q9 u5 \# p. P. d
    比如说一个芯片有三四十个管脚,其中5~6个是电源VCC3.3,旁边又给出5~6个电容,此芯片正好踩在电源层的VCC3.3上,请问大家一般是怎么处理的?
    9 F- X" B5 @+ H+ v) A敬请指教,谢谢!

    该用户从未签到

    2#
    发表于 2008-7-4 19:32 | 只看该作者
    有点不明白,但是好像一般都是去耦电容放在底层,靠近电源管脚就可以了。
    % N& i2 J4 |3 n+ r/ v不知是都说的准确,高手指点啊!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-1 02:03 , Processed in 0.078125 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表