EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
🌈引言RK3568是瑞芯微针对AIoT和工业市场推出的一款高性能、低功耗、功能丰富的应用处理器。它采用了四核ARM架构64位Cortex-A55处理器,主频高达2.0GHz,集成瑞芯微自研1TOPS算力NPU, 同时集成Mali-G52 2EE GPU,支持4K@60fps H.265/H.264/VP9解码和1080P@60fps H.265/H.264编码。 🌈教程本文示例评估板为万象奥科HD-RK3568-IOT评估套件(HD-RK3568-IOT底板基于HD-RK3568-CORE 工业级核心板设计(双网口、双CAN、5路串口),接口丰富,适用于工业现场应用需求,亦方便用户评估核心板及CPU的性能。适用于工业自动化控制、人机界面、中小型医疗分析器、电力等多种行业应用),所用4G模块为移远EC20,如下图所示。
5 t2 z# [$ v+ V
$ Q o9 I N- K1 T1.在SIM卡槽内插入SIM卡(请勿带电操作),硬件正确配置后上电启动。
$ N9 [6 d- y% ~6 p' E9 R
2 I! ?1 W8 g: ]/ Q6 s8 a5 G$ R
2.查看接入4G模块后硬件是否正常 在命令行下执行ls /dev/ttyUSB*下是否有4G模块加载后的设备节点,若有以下节点表示设备加载正常。 * _ b4 J; |* D& T( Y5 R
9 [, |& B' |0 f' L9 m& P% K S9 ^
3.查询完成后在/home/4g目录下,有该模块的一些配置、命令及拨号脚本。不同的通信运营商有不同的APN,在执行4g.sh拨号脚本前,需要修改配置文件cmnet_chat。以中国联通为例,修改如下所示。
9 M; d/ B2 s3 f5 P0 P
2 t( y C" N+ p8 `$ M) I N" ]
4.修改完成后,执行4g.sh进行ppp拨号
( P9 p$ C" _, a# \* i& ?
7 Y H* U! i9 W* v5 _
5.查看4g网络节点,可以看到节点IP地址为10.90.159.227
' i- M/ x8 a; X* K( O, ]
9 M4 C9 \ C% z1 V9 X
6.由于系统中可能存在多个路由,测试4G模块是需要设置改模块为默认路由 7 G: E4 J3 h: P
, c, p) i) I) M! P6 g- w
7.测试网络 5 v# [$ m5 b7 m2 y# b( o" m$ Z
* f9 Y" d, Q# a$ a+ p& B% X
: j1 w' A* g5 K3 T🌈万象奥科HD-RK3568-CORE核心板参数产品名称 | HD-RK3568-CORE 核心板 | 操作系统 | Linux、Android、Debian | 加密 | 支持硬件加密,保护用户应用软件版权 | NPU | 1TOPS 算力 | 处理器 | RockchipRK3568 四核Cortex-A55 | 主频 | 4核 2.0Ghz | 内存 | LPDDR4/LPDDR4X/DDR4/DDR3/DDR3L/LPDDR3 DDR4 1/2/4/8 GB | 电子硬盘 | eMMC 8GB/16GB/32GB | SATA | SATA 3.0,最高速率6.0Gb/s,支持eSATA | Wi-Fi | 可支持 | 4&5G | 可支持 | 显示屏分辨率 | HDMI:HDMI 2.0,支持1080P@120fps、4096x2304@60fps MIPI_DSI:单通道输出,支持1080P@60fps;双通道输出,支持2560x1440@60fps EDP:eDP 1.3,支持2560x1600@60fps LVDS:单通道输出,支持720P@60fps RGB888:RGB/BT1120,RGB888格式,支持1080P@60fps | 显示接口 | LVDS、HDMI、eDP、RGB Parallel、MIPI-DSI | Smart Card | Support ISO-7816 | 音频接口 | 支持 | 摄像头 | 支持1路DVP接口,1路4 Lanes MIPI-CSI | H.264/H.265 | 4K@60fps H.265/H.264/VP9视频解码,1080P@60fps H.265/H.264视频编码 | USB | 2路USB 2.0 HOST,1路USB 3.0 OTG,1路USB 3.0 HOST | 串口 | 1路调试串口,9路功能串口,支持全双工通信 | CAN-Bus | 3路 | 以太网 | 2路10/100/1000Mbps自适应 | PCle | PCIE3.0 支持1x 2Lanes或2x 1Lane模式,支持PCIe3.1(8Gbps)协议,向下兼容PCIe2.1协议和PCIe1.1协议(1x 2Lanes仅支持Root Complex(RC)模式,2x 1Lane支持Root Complex(RC)和End Point(EP)模式) PCIE2.1 支持Root Complex(RC)模式,通信速率高达5Gbps(PCIe2.1/SATA3.0/USB3.0/QSGMII Share 3 Serdes Lanes) | SD卡接口 | 3路,SD3.0 | I2C | 6路 | PWM | 16路 | SPI | 4路 | ADC | 8通道10bit | GPIO | 152 | 机械尺寸 | 65mm*50mm | 9 @) Y' y! x! {* ?9 ?7 M
' y% `: s* k3 v: i, }9 _- O5 L
|