找回密码
 注册
关于网站域名变更的通知
查看: 1009|回复: 4
打印 上一主题 下一主题

不符合芯片输入特性的晶振竟然能驱动芯片

[复制链接]

该用户从未签到

跳转到指定楼层
1#
 楼主| 发表于 2024-1-9 14:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一个时钟缓冲芯片,手册上写支持LVCMOS和LVTTL输入,时钟的VIH为2V-3.3V,VIL为-0.3V-1.3V,但是输入Vp-p值为0.6V的clipped sine波形,芯片竟然能正常输出。很是奇怪,哪位大神能给解释一下原因吗?

该用户从未签到

2#
发表于 2024-1-10 11:28 | 只看该作者
芯片手册上有典型电路图,照着接就没有问题

该用户从未签到

3#
发表于 2024-1-10 14:54 | 只看该作者
芯片這些數值,不是只有動或不動的關係。有時候是表示在這個工作條件下,保證它能符合上面敘述的所有特性。( `6 ?- M6 o/ S& p
, V3 U5 X" G8 q1 A+ i& f
樓主這樣接雖然能動,但是否 Jitter、Phase Noise......都達標了,這些都需要考慮!  k; W- S8 ]& r' y- Z) y3 ?

1 [+ c- N! N1 ]$ r+ j) r0 \$ h7 K5 H5 A# X1 U1 _
  • TA的每日心情
    开心
    2025-9-16 15:57
  • 签到天数: 242 天

    [LV.8]以坛为家I

    4#
    发表于 2024-1-11 10:36 | 只看该作者
    我跟说下我之前项目遇到的一个情况,我之前用示波器直接测试一个芯片的晶振信号,发现晶振信号很小以为有问题,但放开示波器探头后又能正常工作,其实这就是测试工具的寄生参数影响来原来电路的振荡。不知道你遇到的是同样的问题,如果是那么可以从你测试工具下手,只要把测试工具带来影响降到最小才能给到准确的测试值。

    评分

    参与人数 1威望 +5 收起 理由
    超級狗 + 5 也是有可能!

    查看全部评分

  • TA的每日心情
    开心
    2025-10-31 15:18
  • 签到天数: 217 天

    [LV.7]常住居民III

    5#
    发表于 2024-1-18 10:53 | 只看该作者
    看看看能呢
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-2 14:35 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表