找回密码
 注册
关于网站域名变更的通知
123
返回列表 发新帖
楼主: xiesonny
打印 上一主题 下一主题

Expedition 黄色的飞线肿么回事,看图

  [复制链接]

该用户从未签到

31#
发表于 2012-10-12 11:23 | 只看该作者
xiesonny 发表于 2012-10-12 11:14 - A# p  O8 c' M4 z& w9 o
SYM貌似神马都不指定都是可以的,1 U% N& A( L+ o3 a" @/ F
不过我一般指定编号,元件值,以及PDB名,前2个显示,后者隐藏,就可以 ...

* M* E8 z4 a' V
1 l/ \6 J/ N4 Y! \  Dx-Exp. 创建Part numger时关联CELL?

该用户从未签到

32#
 楼主| 发表于 2012-10-12 11:28 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 11:23 2 O- h( d+ E' e+ L" N2 B- c
Dx-Exp. 创建Part numger时关联CELL?
2 ^9 J5 j; ~, c+ G
想关联就关联,不想就不关联,
* E& O. C% W8 p7 K7 ~9 b& m前面讨论的不关联的意思是,有时候做原理图,不一定要先做CELL。

该用户从未签到

33#
发表于 2012-10-12 15:34 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 10:16 6 [# n9 q* a9 l* i: ]
不明白你说的:可以先不做Cell(空着)...
. W" _! E& O/ U) q6 L% [能说详细些!!!
( E9 v& b! j# ]) l
就是创建Part的时候Cell栏可以先空着,这样无法做PCB,但不影响原理图设计和Package等操作。

该用户从未签到

34#
发表于 2012-10-12 15:38 | 只看该作者
xiesonny 发表于 2012-10-12 10:46
7 g  F& K0 G' B) @5 H' f/ C; H& jli_suny 已经说得很明白了呀。先不做CELL的意思是,只有SYM+PART就可以画原理图,编号,出清单了。
! |) K4 n, f; a要做PC ...

/ B# f- Z% r+ ~  C是的,还可以通过Part创建Cell,对BGA类器件有一些方便之处,可以不用手工输入A,B,C...,因为目前Exp还没有BGA Wizard。

该用户从未签到

35#
发表于 2012-10-12 15:42 | 只看该作者
冰妖石 发表于 2012-10-12 11:07
) e: p# d; r7 s( W3 k$ x1 }2007版本的我看到有,2005版本没有看到有。

' E2 D6 q- g' }, E  b% |, i2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮了,关闭CES自动保存,然后同步到PCB,这样操作起来比较麻烦,所以就通过这个灯来同步。

该用户从未签到

36#
发表于 2012-10-12 17:48 | 只看该作者
li_suny 发表于 2012-10-12 15:42 2 k* \, a+ i- B$ h8 ?% w) N
2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...

6 Z. V- F2 p# K* F明白了,谢谢!

该用户从未签到

37#
发表于 2012-10-18 13:02 | 只看该作者
本帖最后由 冰妖石 于 2012-10-18 13:03 编辑
/ }8 X4 N1 P0 Q5 m: g
li_suny 发表于 2012-10-12 15:42
# Z  B8 o* S9 s3 B: r$ D1 i- a# Z2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...
  O5 s9 Y0 H  R& l

7 m2 [4 X, X+ m1 A3 j0 t3 r大侠,请教几个问题:
! g( g2 h/ R7 P! @+ p1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候网络可以两个共用,有的共用后VIA过孔就没有了?8 m% m( d3 p; `0 `1 w- K: l
2.差分线怎么会开来走线?

未命名.JPG (12.66 KB, 下载次数: 1)

未命名.JPG

该用户从未签到

38#
发表于 2012-10-18 16:20 | 只看该作者
冰妖石 发表于 2012-10-18 13:02
/ |% L( m, k- n1 f大侠,请教几个问题:
, \, U+ G3 d+ \1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候 ...

' @" a; I) w* Y3 f6 m: B4 \6 t3 v0 e( I
1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。' a2 L' |4 z' }+ Q
2.步骤如下:1)不选择任何网络前提下,点击F3进入布线状态,2)按住ALT键,3)选择网络进行布线。9 }( q+ ]; S  w% t8 E$ v% b
这样,差分对可分开布线。

该用户从未签到

39#
发表于 2012-10-19 10:42 | 只看该作者
li_suny 发表于 2012-10-18 16:20
4 {- F4 Z' i1 Q) s9 m4 s1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。3 v7 L. v  H6 H1 r& v2 v. ]5 s% [; `
2.步骤如下:1)不选择任何网络前提下,点 ...

# Z  ^5 e, k+ o谢谢!那如果我要把元件与走线一起移动有办法吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-19 07:54 , Processed in 0.125000 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表