找回密码
 注册
关于网站域名变更的通知
123
返回列表 发新帖
楼主: xiesonny
打印 上一主题 下一主题

Expedition 黄色的飞线肿么回事,看图

  [复制链接]

该用户从未签到

31#
发表于 2012-10-12 11:23 | 只看该作者
xiesonny 发表于 2012-10-12 11:14 0 r9 l) _1 V' t" t4 `
SYM貌似神马都不指定都是可以的," V, E/ F! @8 C3 ?( e
不过我一般指定编号,元件值,以及PDB名,前2个显示,后者隐藏,就可以 ...
& s' L6 i! {7 M8 t* j, n% a

6 W( [3 n' a, E2 [  Dx-Exp. 创建Part numger时关联CELL?

该用户从未签到

32#
 楼主| 发表于 2012-10-12 11:28 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 11:23 % J+ _) s" K  {- g. `9 }* Q# E# u3 {
Dx-Exp. 创建Part numger时关联CELL?

6 M5 Q2 f# j. ~# u9 Z+ i( n想关联就关联,不想就不关联,& j7 A8 U) n" w- {/ `/ E! N
前面讨论的不关联的意思是,有时候做原理图,不一定要先做CELL。

该用户从未签到

33#
发表于 2012-10-12 15:34 | 只看该作者
zhongyiwaiting 发表于 2012-10-12 10:16 6 }3 i) C& K9 [) I: d
不明白你说的:可以先不做Cell(空着)...
! z2 i/ u0 @6 ~+ u) q# v能说详细些!!!

* ?0 A( d0 m4 J+ s; i就是创建Part的时候Cell栏可以先空着,这样无法做PCB,但不影响原理图设计和Package等操作。

该用户从未签到

34#
发表于 2012-10-12 15:38 | 只看该作者
xiesonny 发表于 2012-10-12 10:46
5 d) m6 D8 R5 k' sli_suny 已经说得很明白了呀。先不做CELL的意思是,只有SYM+PART就可以画原理图,编号,出清单了。' J1 l, V, \$ F% Y4 p
要做PC ...
$ E, Y2 B& B4 w3 ]" r$ K8 `9 ^
是的,还可以通过Part创建Cell,对BGA类器件有一些方便之处,可以不用手工输入A,B,C...,因为目前Exp还没有BGA Wizard。

该用户从未签到

35#
发表于 2012-10-12 15:42 | 只看该作者
冰妖石 发表于 2012-10-12 11:07
$ C2 s9 `1 l* Z8 z9 H- g% c2007版本的我看到有,2005版本没有看到有。

' w' N1 k; s+ q3 e/ a8 }2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮了,关闭CES自动保存,然后同步到PCB,这样操作起来比较麻烦,所以就通过这个灯来同步。

该用户从未签到

36#
发表于 2012-10-12 17:48 | 只看该作者
li_suny 发表于 2012-10-12 15:42
7 [$ O/ o4 ^! P. c/ v4 k  d, r2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...

: E" @! q; }  l明白了,谢谢!

该用户从未签到

37#
发表于 2012-10-18 13:02 | 只看该作者
本帖最后由 冰妖石 于 2012-10-18 13:03 编辑
$ v1 `( d' v" z- Q7 X
li_suny 发表于 2012-10-12 15:42
: X% |( {/ y! V7 \2005没有这几个小灯,但CES和PCB的同步更新可以通过在CES保存设置来实现,而到了EE7.x,CES就没有保存按钮 ...
. O% f# }  g, \7 X
# P6 {/ I3 P' \* {6 A/ b# a! X2 B
大侠,请教几个问题:
* A+ U" m* M  G1 k  `0 o; `& l1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候网络可以两个共用,有的共用后VIA过孔就没有了?
* i+ s* Q. t  n9 l# G0 z8 \, |% f3 B2.差分线怎么会开来走线?

未命名.JPG (12.66 KB, 下载次数: 6)

未命名.JPG

该用户从未签到

38#
发表于 2012-10-18 16:20 | 只看该作者
冰妖石 发表于 2012-10-18 13:02
2 l; R1 ~7 M3 ~; y# Q. ?+ {大侠,请教几个问题:( \# L( I0 m/ S' s: w5 Q
1.在CPU里面的电源引脚我想多个引脚共用一个VIA过孔,怎么设置?如图,有的时候 ...

8 U  Y8 ^; U2 v# B& B; d4 a
$ c' Y% M' t$ h8 K1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。
' M8 Z% C. n) F2.步骤如下:1)不选择任何网络前提下,点击F3进入布线状态,2)按住ALT键,3)选择网络进行布线。
+ P. _0 c* j5 F/ V7 q这样,差分对可分开布线。

该用户从未签到

39#
发表于 2012-10-19 10:42 | 只看该作者
li_suny 发表于 2012-10-18 16:20
. _# t% g- Z% N/ r/ K1.最简单的方法就是把过孔先锁定,然后就不会被自动优化掉。
, X3 _7 u- [, `% l7 T& w8 s3 \2.步骤如下:1)不选择任何网络前提下,点 ...

. C) Q$ d7 L. P7 E2 A谢谢!那如果我要把元件与走线一起移动有办法吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-10 06:29 , Processed in 0.156250 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表