找回密码
 注册
关于网站域名变更的通知
123
返回列表 发新帖
楼主: eeicciee
打印 上一主题 下一主题

TI 时钟芯片的差分Layout是这样处理的,欢迎大家一起讨论,有图有真相!!

  [复制链接]

该用户从未签到

31#
发表于 2013-4-27 11:10 | 只看该作者
個人猜測應該是要解決走線分開時 , 不耦合的那一段線的問題.+ \4 m$ w. ~/ P' F& _9 t# w
當差分線最後是要分開成兩條單線各走各的 , 這時候的走線有一部分是完全脫離偶合狀態 , 一部分是逐漸變化中.
5 k8 p" z1 z0 p2 ]他應該是在強化逐漸變化的這一段(喇叭口區域 )直接讓地進行強耦合 , 以維持訊號穩定.

该用户从未签到

32#
发表于 2013-5-2 17:09 | 只看该作者
newyk8000 发表于 2012-9-6 21:04 % O- _# i6 e1 Y. b# ]0 @
信号回流,让电流沿着最近的地回流
5 ?6 J& X5 A7 O3 [4 r
路过看了一下,看不大懂这个是干嘛用的 如果说是信号回流,那么那块地铜皮又为何要做开窗处理,这又起到什么作用?如果是为了调试方便那么差分线上好像又没做开窗处理。。。

该用户从未签到

33#
发表于 2013-5-2 17:20 | 只看该作者
procomm1722 发表于 2013-4-27 11:10
) U2 A- _3 U) O( l! m9 ~, U. n# {/ w9 Z個人猜測應該是要解決走線分開時 , 不耦合的那一段線的問題.) k% L: l" L1 H/ H
當差分線最後是要分開成兩條單線各走各的 , 這 ...

  m) _: V8 ]6 a) [& Q( ]我看了看个人觉得这个电容应该是隔直的,把clock的偏置电压去除掉,至于取值,要根据clock的频率来定,最大限度的让你 的clock无失真的通过!!隔直通交,是大家都知道的了,同样电容越大低频越容易通过,电容越小高频越容易通过。大家也知道。常见的是我们做时钟信号的时候也会接电容。。。
7 y0 B* g- P6 |  W) k0 G; s另外常说的 并一个电容(常常是预留,所以它的gnd铜皮去绿油了)用来滤波,让clk信号干净一些;) F- L/ @6 w+ }- A2 e2 y# _
串一个电阻,用来吸收高频clk信号反射回来的信号,而且这个电阻离接受端越近越好。。。

该用户从未签到

34#
发表于 2013-5-2 17:22 | 只看该作者
另外常听人家说串一个电阻,用来吸收高频clk信号反射回来的信号,而且这个电阻离接受端越近越好。。。如楼上发出来的原理图上刚好添加了电阻

未命名.jpg (26.21 KB, 下载次数: 6)

1

1

该用户从未签到

35#
发表于 2013-5-2 17:33 | 只看该作者
小弟蛮瞎猜啊 欢迎拍砖啊  不过这个电容隔直作用我还真的在其他论坛的帖子里面看过这个理论
  • TA的每日心情
    慵懒
    2023-9-27 15:05
  • 签到天数: 1 天

    [LV.1]初来乍到

    36#
    发表于 2013-5-2 17:52 | 只看该作者
    pads-tseng 发表于 2012-9-4 15:41
    - F, N. R/ M( H4 y0 P请问拐角旁边加了地和过孔,具体有何作用?谢谢!

    ; W7 j$ A9 W/ ?电容就近入地
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-23 07:08 , Processed in 0.093750 second(s), 21 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表