找回密码
 注册
关于网站域名变更的通知
查看: 2506|回复: 8
打印 上一主题 下一主题

[仿真讨论] DDR等长和LVDS等长的问题?(2440核心板设计同问!)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-11-11 11:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 iampeter 于 2012-11-14 11:08 编辑 5 H2 S# z8 w+ _' w

% b9 i9 {0 W8 f各位大侠,小弟在布一个DDR2的板子,这个等长线让我很困扰!  S' x/ o1 l8 w$ I+ \
CPU的总线到DDR2需要等长这个我知道,但是CPU的总线往往还到其他的芯片上,我这个等长是指CPU到DDR的最短距离,还是整个网络的长度啊?
& z5 g+ a! e+ f9 B我感觉是整个网络的长度!不知道有没有官方点的解释?
- }5 Q5 B" r% p6 U) J  d同样LVDS布线时也是这样两条线要求等长,其中一个要接电阻就长了一些,是不是另一个要走点蛇形线,把长度补回来,也就是整个网络等长?

该用户从未签到

2#
 楼主| 发表于 2012-11-11 21:41 | 只看该作者
怎么没人发表一下意见啊!!!

该用户从未签到

3#
发表于 2012-11-13 10:24 | 只看该作者
等长不是网络。是DDR到主芯片的走线长度。LVDS 的表述是对的!

该用户从未签到

4#
 楼主| 发表于 2012-11-14 11:06 | 只看该作者
dzwinner 发表于 2012-11-13 10:24 - C4 s9 H4 g6 c& X
等长不是网络。是DDR到主芯片的走线长度。LVDS 的表述是对的!

/ e9 ?' ]: T2 y* {& @谢谢!还有一个问题,我的ARM2440出来的数据线上挂了很多器件,比如说SDRAM,FLASH还有DM9000这样需要总线连接的器件,SDRAM两片组成了32bit,而其他芯片都是16bit数据线的,那么ARM数据线的低16位的网络肯定很长,我觉得是不是保证ARM管脚到SDRAM的数据线长度基本一致即可,不是考虑网络,保证线的长短还是为了保证时序,而整个网络的长度我觉得是阻抗不同?还请大家懂得解释一下!!!
/ D( \! x- x- ^% ]5 M* ]6 G 9 g9 h; G6 w2 q0 G9 R
如上图:保证高地位数据线到SDRAM之前等长即可,过了SDRAM后不用考虑了吧?% N( m4 ], f0 ~  }, f) t1 S; ]
同理的还有地址线!!!

该用户从未签到

5#
 楼主| 发表于 2012-11-14 15:40 | 只看该作者
假设2440高16位数据线到SDRAM有2000个mil,而低16位到FLASH和DM9000A或是FPGA可能会增加2000mil,这时数据线的高16位为2000mil,低十六位为4000mil,有必要将高十六位等长到4000mil吗?

该用户从未签到

6#
 楼主| 发表于 2012-11-20 13:02 | 只看该作者
没有大侠知道吗?

该用户从未签到

7#
 楼主| 发表于 2013-4-12 10:02 | 只看该作者
一直有疑问,大家讨论!!!
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    8#
    发表于 2013-4-12 12:39 | 只看该作者
    只要保证2440到SDRAM等长即可。

    该用户从未签到

    9#
    发表于 2013-4-12 16:14 | 只看该作者
    只要保证2440到SDRAM的等长就可以了吧,SDRAM和nand flash是没有等长关系的。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-16 12:34 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表