找回密码
 注册
关于网站域名变更的通知
查看: 1022|回复: 1
打印 上一主题 下一主题

[仿真讨论] 仿真SN74LVC16T245的问题疑惑

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2013-1-11 18:24 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    仿真SN74LVC16T245的问题疑惑
    7 K& ]1 J! C9 x5 A) r/ s5 [
    ) C4 Z( H: v# V4 X8 f( K0 s& o8 A. [' r5 v1 k4 m+ d

    $ @3 W/ u: E# n2 [& g9 y' \# x7 H: O' F2 e2 ]! |. {
    使用SN74LVC16T245的IBIS文件进行简单的分析,想仿真vcca=1.8v,vccb=3.3v情况下的波形输入与输出
    , j: m1 r$ P+ B9 _" _( h3 X" I7 n1 K
    那么应该怎么才算正确呢?
    ) t) T7 q- j* @) i0 U5 Z0 }$ \2 R5 O. V  Q1 @1 j  U6 H
    下面是我的电路结构:
    : j5 @  F  K* z* ?
    3 S# b) p! I% m+ m. K0 ~* `7 d! t; j使用FPGA模型的一个SSTL18_II的IBIS,供电1.8v,输出端加上封装寄生参数RLC% h, e  |, u+ q% W( O
    中间加一个33欧电阻7 U$ A: D) S2 U
    然后直接连接到LVC16T245_IO_33,输入输出加上封装寄生参数RLC
    ) r5 i: y6 Z& ]8 S1 B; W: o) h+ T! W2 {( u8 F! m
    $ E% J# k& z$ _, m" e+ i
    怎么看输出波形比输入波形更缓呢?
    ' _( o8 N+ \8 w9 Q& K5 A4 P* e; A9 e: P/ p1 D/ q1 m$ j9 {+ u8 f, i* q

    % K. }- \$ D" \2 o' V1 T
    . h8 V0 o5 _, b0 K
    $ m8 {1 {7 J- u, L
    / v9 B) l1 L# h( h. W2 M% E- A/ r/ K' m, C

    该用户从未签到

    2#
    发表于 2013-1-19 16:49 | 只看该作者
    应该是看上升时间和下降时间吧
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-10 01:38 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表