找回密码
 注册
关于网站域名变更的通知
楼主: part99
打印 上一主题 下一主题

谈一谈我做过的DDR1/2/3的板子的经验

  [复制链接]

该用户从未签到

76#
发表于 2013-8-23 11:47 | 只看该作者
不更新了吗?

该用户从未签到

78#
发表于 2013-9-28 14:40 | 只看该作者
不更新了吗?

该用户从未签到

80#
发表于 2013-10-22 14:58 | 只看该作者
看完,发现也没啥实际高技术的东西!

该用户从未签到

81#
发表于 2013-10-22 15:02 | 只看该作者
LZ说DQ DQS这些线不要做等长控制。如果真不需要的话为啥所以芯片厂商都把这一条设为最重要注意的地方?6 \7 P- R. V  P! l/ W  ?$ p
虽然或许你可以测到SKEW可以到1/10的波长,但是这个是时序的临界了。# g4 o8 ^* K5 ~) w3 R
这样的话LZ有没有考虑抖动,随机抖动以及周期抖动这些。8 `' }6 i2 H6 R/ @9 b8 a2 R
因为工程师画出来的板子频率跑不高最主要的问题是抖动过大引起的!7 N8 N8 F& l! a' \! j+ n

4 L3 H* Q# ^, t2 X* P2 g6 _* S

该用户从未签到

82#
发表于 2013-10-23 17:16 | 只看该作者
最近也一直在学习DDR3的走线,总觉得似是而非,懵懵懂懂的,不太清楚到底怎么样才合适。望大师们多给点经验
  • TA的每日心情
    开心
    2019-12-7 15:02
  • 签到天数: 8 天

    [LV.3]偶尔看看II

    83#
    发表于 2013-10-24 08:45 | 只看该作者
    113788067 发表于 2013-10-22 15:02
    + o$ Q; \8 n3 K( ILZ说DQ DQS这些线不要做等长控制。如果真不需要的话为啥所以芯片厂商都把这一条设为最重要注意的地方?
    # t' s8 A) b% t9 j虽 ...
    ( d3 S% ^8 W% Y7 u
    jitter 一般都是IC设计引起的,和走线没有关系,走线影响的是skew 就是所谓的时钟偏移  基本上如果jitter出现问题主要是还是设计的问题 和layout没关系

    该用户从未签到

    84#
    发表于 2013-12-31 11:26 | 只看该作者
    期待更新,努力学习。。。。。

    该用户从未签到

    86#
    发表于 2014-1-3 15:28 | 只看该作者
    谢谢分享,期待楼主更多讲解

    该用户从未签到

    87#
    发表于 2014-1-3 16:09 | 只看该作者
    好东西好东西 我也进去瞧瞧

    该用户从未签到

    88#
    发表于 2014-1-4 16:35 | 只看该作者
       

    该用户从未签到

    89#
    发表于 2014-5-13 08:17 | 只看该作者
    不错的经验

    该用户从未签到

    90#
    发表于 2014-5-13 13:18 | 只看该作者
    谢谢分享,期待楼主更多讲解
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-2 06:59 , Processed in 0.125000 second(s), 18 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表