找回密码
 注册
查看: 7181|回复: 14
打印 上一主题 下一主题

ipc-356网表文件与Gerber文件对比 求指导

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-8-20 09:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如下:印制板的IPC-356网表文件与gerber文件对比出现了短路报告即图1的几个网络短接在一起,问题现象如图片所示,但是在allegro中VCC5V GND VCC3.3V 没有短接short,更没有net short drc ,在厂家工程确认阶段指出这三个网络短接到一起,各位有没有遇到过,求指导啊

ipc356.png (82.53 KB, 下载次数: 21)

ipc356.png

该用户从未签到

2#
发表于 2013-8-20 10:40 | 只看该作者
我给你个建议,PCB里头的DRC一项项看过去,一般GERBER里头的东西出错比较少,曾经有个同事也被板厂告知短路,我帮他查出来了,不用查DRC,一眼就看出来了哪个地方短路,短路的原因是因为内层铜不避让钻孔而造成的.

该用户从未签到

3#
发表于 2013-8-20 10:52 | 只看该作者
先检查楼上所说的情况,再看看板子中有没有异形孔,或者outline 和铜皮有接触的地方

该用户从未签到

4#
 楼主| 发表于 2013-8-20 12:25 | 只看该作者
daisy_ldh 发表于 2013-8-20 10:40
% G1 Y4 R) F0 I) c" q& F我给你个建议,PCB里头的DRC一项项看过去,一般GERBER里头的东西出错比较少,曾经有个同事也被板厂告知短路,我 ...
- k  ^/ f8 r8 ]; _# T
能帮忙看一下哪里出现错误了吗?见附件 我已经放弃了,直接找不出来啊。非常感谢!

10.rar

403.99 KB, 下载次数: 17, 下载积分: 威望 -5

该用户从未签到

5#
 楼主| 发表于 2013-8-20 12:26 | 只看该作者
forever_2080 发表于 2013-8-20 10:52
0 Q( v! s2 F8 `% w3 K  i先检查楼上所说的情况,再看看板子中有没有异形孔,或者outline 和铜皮有接触的地方
0 [& v9 l% v! a0 N3 q# K" M: j
这位大哥也帮忙看看吧 非常感谢!

10.rar

403.99 KB, 下载次数: 15, 下载积分: 威望 -5

该用户从未签到

6#
发表于 2013-8-20 12:58 | 只看该作者
aichixiatiao 发表于 2013-8-20 12:26! O( [4 {9 O" n% ?; H9 z2 w0 N
这位大哥也帮忙看看吧 非常感谢!

; B+ ~' L! u. e$ k2 K' P( A. Z你版本太高,我是16.3的打不开

该用户从未签到

7#
 楼主| 发表于 2013-8-20 15:11 | 只看该作者
forever_2080 发表于 2013-8-20 12:58
- L, M1 t0 L+ y你版本太高,我是16.3的打不开
8 h& b( i9 Y; c, c4 E6 ?
好的 感谢了!

该用户从未签到

8#
发表于 2013-8-20 15:51 | 只看该作者
好,我一会帮你看下.

该用户从未签到

9#
发表于 2013-8-20 16:24 | 只看该作者
你的图得16.5版本才能打开,我查了下没发现PCB出什么问题,会不会是出gerber的时候不对?还有一个方法你看下行不行,重新出图,后把短路art的那层,在PCB中导入artwork,把坐标点重合到PCB的那层的坐标点上,看出图后的和PCB中的东西是不是重合在一起.这边PCB我也再帮忙看下.

该用户从未签到

10#
 楼主| 发表于 2013-8-20 16:26 | 只看该作者
daisy_ldh 发表于 2013-8-20 16:244 T( p4 c! c/ w, M" t# t
你的图得16.5版本才能打开,我查了下没发现PCB出什么问题,会不会是出gerber的时候不对?还有一个方法你看下行 ...
, m# n( e9 s2 @, f! u9 K# y
好的 非常感谢 我试试

该用户从未签到

11#
 楼主| 发表于 2013-8-20 16:52 | 只看该作者
aichixiatiao 发表于 2013-8-20 16:26
! l5 K9 f, R% o1 r, l好的 非常感谢 我试试
& c( ]# y' }. E* H5 F. \
还有请问一下export- artwork 实现的是什么功能啊 我在pcb中导入bot层的art后出现满屏的drc

该用户从未签到

12#
发表于 2013-8-20 17:09 | 只看该作者
我查了下还是没查出问题来,你也可以把之前板厂说短路的GERBER文件导入artwork到出gerber的那个图看看.我绝得除了设置,没有别的问题,不然你可以提供出错的gerber让大家看看.

该用户从未签到

13#
 楼主| 发表于 2013-8-20 17:22 | 只看该作者
daisy_ldh 发表于 2013-8-20 17:09/ K- P3 ?/ \* z" w( {+ @4 a
我查了下还是没查出问题来,你也可以把之前板厂说短路的GERBER文件导入artwork到出gerber的那个图看看.我绝 ...
+ [; ~) K$ p# N7 O( C) G
附件为发送给厂家的gerber文件{:soso_e183:}

1111.zip

159.14 KB, 下载次数: 11, 下载积分: 威望 -5

该用户从未签到

14#
发表于 2013-8-21 10:56 | 只看该作者
唉,我做了如下对比后没发现问题:8 K: J, }3 [$ F9 g) z6 H0 s
1.gnd1.art and pcb gnd12 ^9 `, }# @, l! J% n
2.gnd2.art and pcb gnd2
* l% x8 \% k8 ^7 \9 u! ?. _3.vcc1.art  and pcb vcc1: Z  D/ ~. ^2 O& r9 s
4.vcc2.art  and pcb vcc2% j5 b, N* M! k
5.gnd1.art and vcc1.art
! W3 M) p" [* S# h7 v6.gnd1.art and vcc2.art
! c) R. a! |& N9 ~) _3 ^7.gnd1.art and vcc1.art/vcc2.art7 J1 o) d2 B3 f) ?; D
只是有个问题不明白,你的PCB上钻孔与铜的间距和出图后的间距是不一样的,前者是8,后者是5.
/ F9 {* s9 e# a# k4 ?问题应该被找到了,你查下坐标点HOLE51_NP,6689.294 128.355 这一排有4个这样的孔,在GND和VCC层的铜都不避让,感觉你建的那焊盘怪怪的,最好删除后出图发板厂,让板厂再看看,就应该不会有那个问题了.

该用户从未签到

15#
 楼主| 发表于 2013-8-21 15:10 | 只看该作者
daisy_ldh 发表于 2013-8-21 10:56
" S# i7 `8 L, P9 d4 R, y唉,我做了如下对比后没发现问题:  g7 R% W! p8 K# ]" e* n) ^! }1 K
1.gnd1.art and pcb gnd18 `( U+ m) ~+ ^8 @7 ^+ S
2.gnd2.art and pcb gnd2
$ I: F2 w# `6 z3 A
谢谢了
$ _% a5 o7 j" t. k敬         ' x6 h! q) s# `) A8 L. @! S
       礼!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-26 00:28 , Processed in 0.093750 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表