找回密码
 注册
关于网站域名变更的通知
楼主: nelsonys
打印 上一主题 下一主题

[仿真讨论] Eric Bogatin 书里关于Power Integrity(电源完整性)的疑问

[复制链接]

该用户从未签到

16#
发表于 2014-2-6 23:02 | 只看该作者
honejing 发表于 2014-2-6 13:56
* i1 X  ~2 T$ b& D再請問一下, 如果我們完合不考慮Package+Die的影響, 只是試圖降低高頻段的impedance, 為何並聨20個 ~nH的電 ...

9 _, K# h, G* {能再请教一下吗?不好意思,楼主,借个位
* \9 s/ v, \1 s! l7 j1 p第一:图1这种阻抗图是怎么测出来的?使用什么仪器呢?(VNA?)另外,at the chip那条曲线在实际中不可能得到吧,一般来说不只能得到on the board曲线吗?
" V' d: `- S' u; ]! K$ \$ d第二:整章书下来我倒没有考虑到楼主的问题,但也一直被一样东西困着,就是那个PCB PLANES。我看资料上面说这个PCB PLANE只有在某一段低频率范围内可以用LC串联来模拟,高过一定频率范围阻抗曲线就会“震荡”-图2。在“震荡”这种情况下,the impedance profile seen by the board是不是依然可以是某一频率点下(Zpcb-planes和板上真实电容的阻抗)的并联值?

QQ截图20140206224107.png (93.04 KB, 下载次数: 0)

QQ截图20140206224107.png

QQ截图20140206230311.png (61.77 KB, 下载次数: 0)

图2

图2

该用户从未签到

17#
发表于 2014-2-6 23:32 | 只看该作者
....若按照Ohm's Law的話是不是加足夠的電容就能够把高頻段的impedance下拉? . b' t( U0 x' t3 ~
我有些不了解你的歐姆定律呢?加大 C 值能够降低 impedance是因為 Zc = 1/ 2Pi*f *C . B. ?# g5 ~3 `' g2 D1 J( m# X1 u
在做 PI 設計,電容器要看高頻特性,等效電路是 R 串 L 串 C,C 是電容值,R,L 廣義的包含了元件、PCB走線、過孔的等效值。
: N2 q$ _* a# g: c- B我也不知你是用甚麼仿真的?說是仿真時沒法導入package的等效電感,為何不能呢?若不能的話,那這樣的PI設計就不完整了。& p7 p2 G* k% @( e

该用户从未签到

18#
 楼主| 发表于 2014-2-7 06:48 | 只看该作者
烂泥桑 发表于 2014-2-6 23:02/ x2 x, N. {( O
能再请教一下吗?不好意思,楼主,借个位
, p& {, w( h* W$ U8 D第一:图1这种阻抗图是怎么测出来的?使用什么仪器呢?(VNA? ...
  @8 T/ X9 y( j5 S1 d
高頻段所出現的許多共振/反共振, 我以為是Plane的等效電容与等效電感所產生的harmonics...

该用户从未签到

19#
 楼主| 发表于 2014-2-7 07:34 | 只看该作者
honejing 发表于 2014-2-6 23:32
$ D/ r' B% C! ?4 c+ z....若按照Ohm's Law的話是不是加足夠的電容就能够把高頻段的impedance下拉? ' ]0 O7 r3 v0 {4 {0 w& M6 Q/ F9 k1 F
我有些不了解你的歐姆定 ...

/ [& e: D2 H" n& Z8 N2 n9 F感謝honejing的指點.
0 K. ]6 F5 h! J: R: HR和L是廣義的包含了PCB走線/VIA, Plane, 各個元件等等. 這就是我不能理解也無法說明的難點.) K* r7 e& H- o: M6 z
先附上一圖.
9 }: }( B( A3 Q7 a8 r
# t6 F2 |. G+ n  R: C( N紅線是經過一輪優化過後的PDN, 50MHz處有個很小的反共振, 本打算在那一頻率加上一個200nF, 0.05nH, 0.01Ohm的電容(綠線, 假設并聯多個電容所得到的有效值)來企圖下拉阻抗到更小的數字.
1 V% h3 A+ z% b6 ?2 [' E7 O藍線是加了電容後的結果, 50MHz處的反共振被去除了, 但阻抗值沒往下掉, 反而在更低頻段出現反共振.
# k# Q- h" @5 J# V+ K我想請問為何50MHz處的阻抗不會再往降了?? (要怎么廣義的理解R, L, C的作用?? )" Z4 p5 H! m5 E+ }, _  i
! K4 v% K9 A/ r! l) k( g
真心求教.

该用户从未签到

21#
发表于 2014-2-7 09:30 | 只看该作者
其实整个一大篇文章都是在隐晦的告诉你,电容的去耦半径问题。
$ f  S; _/ u- O为什么板级对package处影响不大,因为已经超出了去耦半径,这时电容的模型已经变为本身的等效高频模型串上一段传输线的等效模型,而超出的这段传输线长度所带来的等效电感使得这部分电容与电感的谐振点出现了向低频偏移的趋势,这样,芯片端所看的高频处的阻抗就已经难以由板级的电容来改善,你可能要通过很多个针对高频的电容并联来达成PDN要求。6 d9 N" P% N& g( Z
# ?! a" x* M$ ^1 ~1 Y/ H

: O8 o6 z. }0 q5 f: q% L

该用户从未签到

22#
 楼主| 发表于 2014-2-7 10:02 | 只看该作者
cousins 发表于 2014-2-7 09:30* N" o- {# ~* e) R
其实整个一大篇文章都是在隐晦的告诉你,电容的去耦半径问题。
8 d# P  `$ \  G; L1 N4 O- g0 A- c/ ~5 @为什么板级对package处影响不大,因为已经 ...

) R' V; N5 B: |感謝cousins的指點.
* }; Z+ g( i) L0 m% H
+ F3 P( F* J3 y* \6 W但是如果去耦電容是在BGA的正下方的話, 去耦半徑不就不成問題了嗎? (我猜只剩下VIA与VIA之間的loop inductance)4 }5 b) m7 o/ D
$ _; }& l+ P8 y# f' X0 p
還請指教.

该用户从未签到

23#
发表于 2014-2-7 10:18 | 只看该作者
nelsonys 发表于 2014-2-7 10:02* f2 b( T6 O9 x$ t, G( O% k* s
感謝cousins的指點.
5 @: T, O7 I6 T% V; N( |' {
4 H% H; c6 d1 H% e但是如果去耦電容是在BGA的正下方的話, 去耦半徑不就不成問題了嗎? (我猜只剩 ...
0 @1 V" y$ W4 U: v5 Q/ q6 Q
这是目前最好的做法,至于有没有问题,还跟你电容本身的容值以及你要去耦的频率有关系,频率越高,波长就越小,自然传输线的寄生参数对物理长度就越敏感。这样做一定是最优也是最好控制PDN的,相信所有的IC厂商在意PDN这一块的也会推荐你这样做。
! _9 d6 J5 E) ?, H

该用户从未签到

24#
发表于 2014-2-7 11:09 | 只看该作者
回 #16,這樣會有點亂,另起一帖好些。
& f8 x5 n+ C& d7 `# l- x2 g  o) L% Q7 o: z
第一:图1这种阻抗图是怎么测出来的?使用什么仪器呢?(VNA?)另外,at the chip那条曲线在实际中不可能得到吧,一般来说不只能得到on the board曲线吗?: ^4 R( r; R+ E6 V
是,用 VNA 量,板級較容易,若要量 Chip 也非不可能,要有很好的量測設計及 Probing station。這圖應是仿真的結果。( F9 E. P) `4 J: j! `

! D0 V+ `6 Z: K- o* `% U8 q第二張圖是用一個平板等效電容器 (C,L,R) 與一對平板電容的仿真比較,純電容就只有一個串聯諧振谷點正好就與而平板的 T10模態共振吻合,但是平板就還會有更高階的共振模態如 T01, T11, T12 ...如圖諧振頻點所示,也因此產生了一些反諧振點,這是平板本身的特性。! \* c5 F/ A2 d( ~, {1 ?

该用户从未签到

25#
发表于 2014-2-7 11:15 | 只看该作者
#21, 其实整个一大篇文章隐晦的告诉你,电容的去耦半径问题 ......
% ]8 B$ @4 ?4 r; l5 S8 G. r; w9 z( k7 r5 Q1 g
电容的去耦半径是一個較早不錯理解PCB decoupling 的方法,但是個人以為這已經不足於更深入的解釋PDN 特性。

该用户从未签到

26#
 楼主| 发表于 2014-2-7 11:37 | 只看该作者
cousins對於 19#, 20#樓的疑問有沒有什么見解呢?7 L) o) F$ B/ y5 Y8 ?
拜託了

该用户从未签到

27#
发表于 2014-2-7 11:49 | 只看该作者
nelsonys 发表于 2014-2-7 11:37
$ Y% n( X# i9 S# u5 q# jcousins對於 19#, 20#樓的疑問有沒有什么見解呢?
. J$ x) S8 O% N% d5 i拜託了

3 A- [, X* P6 J  G$ |' ^4 w1 H这和你电源设计和地的设计有直接关系。你所放置的等效电容模型不是最主要的,最主要的是你的电源和地的路径以及电容去耦的路径设计。
: k+ C9 o+ l  f电容放置的返回路径是不是符合前面所说的最短路径,如果不是,引入的寄生参数会使其电容的自谐振点偏向低频。
, b+ Q& H' t6 p- {6 k道理和耦合半径一样。所以选择电容值不是最重要的一步,最重要的是你对电源划分和地划分的设计。
2 I: X. h' I3 h/ ^" W. u# K  ^& q% L: a5 W

9 M7 [8 ~  L  H& j3 N5 u

该用户从未签到

28#
发表于 2014-2-7 12:33 | 只看该作者
honejing 发表于 2014-2-7 11:155 I2 \5 s$ F$ b; e- D: F: E
#21, 其实整个一大篇文章隐晦的告诉你,电容的去耦半径问题 ......
3 I' q; F1 r- ~' j( j2 c' e6 d* P5 ?* S1 L
电容的去耦半径是一個較早不錯理 ...
: O/ F0 l( X  u' L
已开新帖,还望指教

该用户从未签到

29#
 楼主| 发表于 2014-2-7 15:20 | 只看该作者
honejing 发表于 2014-2-7 11:15
4 N) F) d% {: K, `6 Q#21, 其实整个一大篇文章隐晦的告诉你,电容的去耦半径问题 ......6 ]9 f5 _! `* S- P, H! w* O5 _
" M" O5 Q' m* n4 ?! X: _2 Z
电容的去耦半径是一個較早不錯理 ...

" [4 w, O2 w0 f3 u( i# X' [3 O3 i0 Phonejing, 有什麼好方法能讓我們菜鳥更好理解PDN, 不仿共享一下好嗎?

该用户从未签到

30#
发表于 2014-2-7 16:27 | 只看该作者
有什麼好方法能讓我們菜鳥更好理解PDN, 不仿共享一下好嗎?
1 r. c. H; M: C" a
2 y! |8 g% v" h5 j) x/ M8 m# i; j 看書,[Power Integrity Modeling and Design for Semiconductors and Systems]
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-13 23:32 , Processed in 0.109375 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表