|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
5 W& ^$ u [6 ]
6 l- v4 K" S6 g- Y. Q x! V
下图为一个四层板叠层TOP-GND-VCC-BOT的两张截图,现在有几个问题不大清楚,请各位高手指教,谢谢!# `) F& V1 x* r& h! T. r
( E3 J; r, _3 c! c, F H% {
1.需要进行阻抗匹配的网络,是尽量不要使用过孔转层还是一定不能使用过孔转层走线呢?
7 J- h/ w l9 d8 o. G, I# D0 }$ a+ x
6 Z) J0 I/ P; P7 X- a' O 2.如果使用了过孔走线转层,又有什么要求呢?
9 D& n w% E9 G# w) F1 o+ x. e, z3 ^1 I1 W3 l8 G( S
3.使用了过孔转层后,如图所示,其网络阻抗会有两个值(不管转了几次,在多少层上走过),有些这两个值相同,有些不同,这是为什么呢?' T" E: ?( e0 d1 n0 M2 U
$ g0 C* D0 n* G) n7 ]: ?. ^7 s 4.到底哪些线需要进行匹配阻抗,阻抗值取多少?这个是在规格书上有要求(如图三某款SD RAM规格书截图)还是一些特性的信号线的要求呢?
, }3 G7 w8 u8 r% v' h2 @8 T8 h0 g& `- z% }- |6 p- T
$ W9 s; D, k+ S0 R3 d* q- u. p3 g# `3 O* n$ s9 t# T0 ~$ d* ]3 A
|
|