找回密码
 注册
查看: 20001|回复: 162
打印 上一主题 下一主题

看完这个资料,晶振电路的问题都很容易解决。

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-11-12 16:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jacky401 于 2020-5-5 20:56 编辑
5 U: r+ @4 t+ ?0 l. m1 b" y# S7 D# K# Q. e7 y; q4 D1 {
完整的晶振设计资料,里面详细解释了晶振的各个参数的左右和设计,包括PCB LAYOUT注意事项。
$ X8 A& p' B7 l/ v5 {# u" O& B/ F' T
; e+ D8 g* u- k2 t: j" k3 T* o  ?
游客,如果您要查看本帖隐藏内容请回复
* z- g5 l( e8 I+ }- h
4 L: Y& d8 H& @4 G

点评

支持!: 5.0
支持!: 5
so nice!  发表于 2014-11-12 17:00

评分

参与人数 1贡献 +5 收起 理由
jasonchenp + 5 赞一个!

查看全部评分

该用户从未签到

推荐
 楼主| 发表于 2014-11-25 11:09 | 只看该作者
自己的帖子补充一下: 晶振的匹配 根据经验在以下几个方面设计要求很严格:$ p( N& t* u) k0 g6 B
1,时钟,一般大厂要求设计5分钟/年的误差率,
7 @* F. }+ _& [. @7 M2,GPS,一般要求1.5ppm的误差,所以一般使用有源晶振
+ i# [' q$ e/ b$ `/ g% H1 D$ ^3,BT WIFI  晶振的匹配会影响模块工作精度8 P0 Z  A" O, D9 A# Z3 Y
以上模块 晶振本身的温飘误差 和 匹配的比重在1:1

该用户从未签到

推荐
发表于 2014-11-25 10:53 | 只看该作者
这种资料作硬件设计的工程师应该好好读读。很多公司都是随意焊上一个,能用就行了。8 {( c- Q  T$ V7 U
其中的问题真正了解吗。% @" m/ o7 ?3 i
以前的STM32 RTC门事件,严格意义上讲,真的是ST的问题吗?
  • TA的每日心情
    无聊
    2023-1-5 15:47
  • 签到天数: 38 天

    [LV.5]常住居民I

    推荐
    发表于 2022-10-20 16:32 | 只看该作者
    学习学习               学习学习               
  • TA的每日心情
    无聊
    2023-9-5 15:54
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2014-11-13 09:48 | 只看该作者
    好资料,非常好

    该用户从未签到

    7#
    发表于 2014-11-14 13:05 | 只看该作者
    谢谢,学习了

    该用户从未签到

    11#
     楼主| 发表于 2014-11-25 11:10 | 只看该作者
    而目前90%的中国电子企业,90%的电子工程师没有很好的注意这块。

    该用户从未签到

    13#
    发表于 2014-11-27 11:46 | 只看该作者
    楼主大爱,多谢分享

    该用户从未签到

    15#
    发表于 2014-11-27 22:46 | 只看该作者
    这么么牛逼
    / \5 s/ e- I+ m9 V0 d* b- a

    该用户从未签到

    16#
    发表于 2014-11-28 08:31 | 只看该作者
    好资料,谢谢分享~!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-30 03:27 , Processed in 0.109375 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表