|
5 ~6 Y2 A" p0 p3 y6 t) H
你当时的回复
* K* J1 t9 { p6 n5 B
# ^) z1 ~3 y9 j' _) G, K2 x这个电路可以通过调节PWM_LOG的PWM的占空比来改名DC的输出。1 w6 x" I I* p/ h3 s
5 U; l+ d5 a% Z/ U$ q+ M* u) U原理:DC内部VDD_FB的值始终等于内部参考源(Vref),如果没有引入A11这个电路,R98,R102构成最常见的DCDC反馈回路。流过R102的电流Ifb=VDD_LOG/R98+R102。4 g/ f4 I" P4 h) O5 E' @1 l1 H
引入R86,C76构成的RC后,左侧PWM,经过RC后产生稳压,相当于在R101左右两侧加上了一个电压Vpmw和Vfb,如果这两个电压不想等,比然就有电流流过R101记作Ipwm,这个Ipwm的回流路径只能是R102.
8 p4 W' Y1 F& X6 y s而R102阻值固定,Vfb电压固定,所以流过R102的电流Ir102必然是固定值,而对于这个路径必然有Ir101+Ir100=Ir102。 那么如果Ir101有变化,必然导致Ir100变化,而Ir100=(VDD_LOG-Vfb)/R101
: X1 u- j6 k% {0 n4 w0 w9 CR101和Vfb均不变,那么要改变的只能是VDD_LOG了9 |, j' s2 O! L1 a7 a7 A
5 ]! p2 ]* _) R$ A* ?$ Q) `6 P综上:引入PWM_LOG是为了精确的改变DCDC的输出VDD_LOG。具体的应用环境不得而知,根据电路推测如此。不对莫见笑。
1 d5 u& v. @" n% X/ k' m, w |
|