找回密码
 注册
关于网站域名变更的通知
查看: 1974|回复: 5
打印 上一主题 下一主题

6月13日Cadence培训-Allegro全流程实战设计-学习心得

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-6-18 23:51 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
交作业了
7 A2 N% T  n/ i6 N, Q阿杜老师的培训总是有意外的惊喜和特别的技巧。) G  F0 z+ Z& ^" ^
1:结构图的导入,看了一些培训视频,都是从建立电路板开始的,上课了才知道可以从结构图来导入。结构导入时,要注意导入层叠名字设置等,这个没有掌握住,要去学习学习。
) L4 R) S( s7 ^1 v% A% m自己导入遇到了问题:# Z* z( Q* b, j
(1-1):没有防止手拿的图标和定位孔,不知道有没有和我一样的情况?
" d/ m; b" u. e" n
; F% g3 R  K4 Z& x- S0 J& M2 ~(1-2):导入后,建立route keepin和package keepin,是用z-copy命令,选择边框无效。提示:不是闭合的图形,选择无效。6 @9 T2 k: u# C$ m: D
大家是怎么建立的?求指教?
* ?' [) _+ Y# M- J( M4 k+ A; ^% y2:根据原理图相对坐标,生成摆放位置。这功能着实省力省事啊。比我逐一摆进去,高效省力多了,但是没有学会,汗颜。
  X$ t+ \: ^( X3:snap pick to 功能的使用,准确的摆放安装孔。就一个字:准。
. `8 @, `- N, t) t# H1 [' x. S 5 b9 ^; H+ c2 q$ c
4:使用Move 命令,精确摆放元件LED。这个没有掌握,那位给再讲讲: @3 B9 L( s' T5 f$ G( r5 j
5:做封装时,通孔的位置可以调整,做出更大的焊盘,有利于焊接。
+ n9 a0 _: S1 a9 g' N  `6:T型拓扑结构的注意事项,主线长度一定要大于分支线长度。不然就成了星型结构了
* w6 _4 p& H4 ?+ K4 j  A" \0 ~7:侧插插针注意开口方向,开口处的元件不能太近,以免影响使用: D. b$ R' l: K! K. T1 q/ ^
8:bus rat 的显示,根据bus rat的情况,确定层叠结构。无意中打开了,现在不知道怎么关闭。求指导。
+ t, p* X6 H  w( g" ~) j  O . ]; D0 Z" h" U' \# b" d, {. h
9:PCB板的层叠结构,阻抗的控制,材料的介电常数设置,线宽和线间距对阻抗的影响。总之一句话,明白了PCB阻抗控制的源头。
0 p- V/ \3 R  k' a# c! i
' s8 u' P2 m; O, r, s5 `
+ x& M, }! J9 F8 X+ h5 A: j7 `从这里有点跟不上节奏了
- _7 w0 T1 @: S3 |# S; Y, M10:约束管理器的设置,提取拓扑结构和编辑,net group 、class、pin pair的创建。等长控制' U7 ?5 N& I1 v: a
11:布局的规划,电流导向的规划,走线的设置,修线,铺铜的设置,电源的分割,铺地铜和平衡铜
! H, @  f" z- s) F* t% l12:Place菜单下的Via arrays 的使用。哈哈,汗颜啊,我是一个过孔一个过孔放置,全手工啊。
- i7 o. M; h1 O/ C13:芯片管脚长度的导入 pin delay,对等长要求严格的情况,必须考虑芯片的管脚长度了。
* q: m! l  `; q3 ^& H14:导出结构图,设计配置的导出,约束管理规则的导入,调整丝印层,原理图的反标。
- [' M1 B$ D. n" ^/ J- x0 V15:制板的说明,钻孔文件的生成,geber 文件的生成和打包。
5 h0 z. Z+ y. o( Y3 z$ V+ h4 W最后感谢阿杜老师的精彩培训。下次要好好学习了。3 l" ^8 l# }. G0 R
提个建议:杜老师,除了培训目录外,能否把下次培训里的技巧和会讲到的功能,难操作的地方,先简要说明一下。让我们上课前多准备准备。
2 H# R" R. M6 ?1 P- x8 _; |( M% X

该用户从未签到

2#
发表于 2015-6-25 18:40 | 只看该作者
上次的课没有去听,第2点 什么是原理图相对坐标啊

点评

我还没有学会,只是看多了杜老师的演讲。有点像按room摆放,但使用的是原理图中元件的相对坐标,原理图中某页的元件都摆放在一个区域内。 具体还要请杜老师解释啊。 @dzkcool  详情 回复 发表于 2015-6-25 21:42

该用户从未签到

3#
 楼主| 发表于 2015-6-25 21:42 | 只看该作者
xuzw 发表于 2015-6-25 18:404 L2 M3 p" ]4 I5 B  Z2 _1 F4 H
上次的课没有去听,第2点 什么是原理图相对坐标啊

2 }0 D0 c8 z' _# L4 ]/ b我还没有学会,只是看多了杜老师的演讲。有点像按room摆放,但使用的是原理图中元件的相对坐标,原理图中某页的元件都摆放在一个区域内。
1 ~# J0 o: g9 e3 z+ Z3 e具体还要请杜老师解释啊。
$ y, J- R. X/ `0 h1 I" P@dzkcool
. L- a" J- H2 i! v$ R  A
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    4#
    发表于 2015-6-26 09:26 | 只看该作者
    3dworld 发表于 2015-6-25 21:42  U$ K$ J3 j0 d
    我还没有学会,只是看多了杜老师的演讲。有点像按room摆放,但使用的是原理图中元件的相对坐标,原理图中 ...
    ' D- \$ |+ r6 A' Q* ~
    那是Rock开发的Skill插件功能。% q1 e6 c9 |+ e9 I* o9 g

    点评

    这个功能论坛上是不是没有呀,找了好久没找到  详情 回复 发表于 2015-7-1 14:04

    该用户从未签到

    5#
    发表于 2015-7-1 14:04 | 只看该作者
    dzkcool 发表于 2015-6-26 09:26
    $ a3 y! y" `* h% H% T  b: `那是Rock开发的Skill插件功能。
    5 H9 Y9 ?0 u% ~+ k. q+ \
    这个功能论坛上是不是没有呀,找了好久没找到3 {; L2 ]. ?- _7 Q6 v

    点评

    有其他人也开发了类似的插件,好像很久了,不好找了。  详情 回复 发表于 2015-7-1 14:22
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    6#
    发表于 2015-7-1 14:22 | 只看该作者
    qq331217160 发表于 2015-7-1 14:047 V) @; B. `9 e
    这个功能论坛上是不是没有呀,找了好久没找到

    ; l# l0 E4 F3 b- k9 ]有其他人也开发了类似的插件,好像很久了,不好找了。- c6 j4 o9 g, }5 ]* M1 y7 q/ m, r
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-7 05:28 , Processed in 0.156250 second(s), 33 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表