|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
最近工作较忙来不急写心得,抽个快下班的时间来回忆一下。, l' h/ F8 c' L% N8 o
这次课程很实用,用较新的功能强大的TI芯片8161作实例讲解,比最小系统多一组DDR(32位),布局按芯片设计好的分功能块/分区按管脚输出位置就近进行端口布局。- t1 I; }& O9 |- w6 X: n; |
1知识点。DDR部分进行了前仿真,比较用不同的TOPO结构产生信号质量的差别,并通过芯片数据线和地址线分布结构情况判别采用什么样的TOPO结构和走线方式。# X0 F. X' j7 w# t% v; T/ ]
2知识点。板子高标准的安规ESD要求(CLASS X),处理机壳地与板子地的间距和注意事项和具体方法。
, {1 K% i2 B' v: a3知识点。时钟线用作为基准线和端接电阻的最大走线长度,和DDR部分的布线要求及注意细节,间距等。2 `! G, ~+ Z& X2 C, e" o0 A4 o6 R
$ q, _4 k) G- R0 U, f
|
|