找回密码
 注册
关于网站域名变更的通知
查看: 3061|回复: 6
打印 上一主题 下一主题

原理图合并问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-23 11:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近画了张图,把接口部分和CPU主控电路部分分开画在两个文件(在同一工程文件中)里,现要开始布板,请问怎么把两个文件中的电路布在同一块PCB板中?

该用户从未签到

2#
发表于 2008-9-24 10:36 | 只看该作者
既然是同一工程下,就可以直接从工程总图直接吧网络导入PCB!关键你是否建立了层次原理图。  _; B" y$ [0 n# s+ H* b, r/ a

5 Y& \$ _+ ?. C把多张原理图连接起来,在同一PCB文件上进行绘制,具体操作步骤如下: . ^5 s+ d) j6 V& t3 \' w

# [7 h# {. y/ f$ H; z1.首先要确保每张原理图都要放置互相连接的端口(即Port),相连的端口名称要一样. ! w  {# T+ }! O1 B& D6 S

0 }+ i6 b/ O" I2 Q) V7 L* f2.新建一个SCH文件或打开一个上面有足够空白空间的SCH文件. ( B% e4 c9 N3 V; `7 I& \4 W) h: u
; ^' F4 O7 w* Q& A) _
3.在选定的SCH文件上,执行Design—Create System From Sheet...命令,选择一个SCH文 9 g. L; \5 P- w5 n( [9 `
件,回车确认. 6 d( s" S  p, K. b6 R6 q, m2 z

1 T: R7 [1 n0 @" p8 c3 A7 N$ y4.把生成的方块,放置在合适的地方. : U" v" Q" w& i0 |9 F2 F; Q8 U; X
3 i7 b% q  N, Q$ K+ Q
5.重复3、4步骤,直至添加完所有相连的SCH文件. 4 `- S0 U+ ?* {
( `' p3 S  k' s2 d9 i6 `/ U+ U( j
6.把每个方块具有相同端口(即Port)用导线相连. 0 E' j+ {  Y. k' q4 ~
7 {  o/ k- d5 j% X9 B1 T9 s2 V5 r& {
7.在此SCH文件上生成网络表.
3 h& E0 ]/ H# B* W

6 t; b6 Z9 G8 M0 m' Q9 ~2 g8.新建一个PCB文件,加载所生成的网络表.- K0 c8 C. z- \4 C) M
3 t  U6 q& F, E$ y. D( ^

* e! j& h- c' B3 H. h: Y; E2 UProtel中实现多张图的统一编号,首先要将多张图纸做成层次原理图,然后点击到总图再选择菜单Tools 下Annotate选项,再将Options标签下的Current sheet only 项的小勾去掉,点击OK,完成.# L; U) E, A+ k6 p
! X$ {4 D0 r& u* i5 M, ^" V
------------------------+ {% @0 W1 b' C' {; d' c
用Protel99画层次原理图时:Duplicate Sheet Numbers是什么错误?
( x6 U, \9 C* z* M9 F' m/ I, [& b- d是sheet编号重复。
" }+ r0 b& w7 H打开SCH图,然后按快捷键,D,O。
2 R. w: i, K# g- D' _0 ?在弹出的option对话框中,单击organization标签,在下面的sheet   NO.里面填好标号,不要重复了。
1 t8 A% x0 ^- R( _

评分

参与人数 1贡献 +10 收起 理由
cjf + 10

查看全部评分

该用户从未签到

3#
 楼主| 发表于 2008-9-24 17:09 | 只看该作者
谢谢你的详细解答!/ z& P  s( T& w2 x
必须建立层次原理图才可以吗?

该用户从未签到

4#
发表于 2008-9-25 20:31 | 只看该作者
也可以啊,
! c( f! |! |8 T4 O9 G你把它們UP到兩個PCB中然后再把其中的一個全部COPY到另一個PCB中然后自己找NET拉線就行了....
$ z# G, }0 Z( f不過有點慢呵

该用户从未签到

5#
 楼主| 发表于 2008-9-26 09:03 | 只看该作者
呵呵,也是.. Z6 ]) f! G. O: `- L; ?
7 g1 a+ _. N" i- F- }7 B  ~
我试试用层次原理图解决吧

该用户从未签到

6#
发表于 2008-9-26 17:34 | 只看该作者
还有一个经常遇到的问题就是网表导入PCB时,会提示
8 n; ^% A9 R: |( Inet aready exist
* {4 w/ ~/ J/ n* F. s可以在生成网表时,
2 s- s$ z  i4 H$ a% e! Q) q8 J& |net identifier scope一栏由sheet symbol/port connections改为net labels and ports global

该用户从未签到

7#
 楼主| 发表于 2008-10-13 09:00 | 只看该作者

回复 6# 的帖子

非常感谢燃放的热心指点!' }0 \# B! D% d, m1 B# z1 `( M
我记住了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 06:20 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表