找回密码
 注册
关于网站域名变更的通知
查看: 3457|回复: 11
打印 上一主题 下一主题

split/mixed 层 导gerber 出错

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-9-1 08:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 dengzs2008 于 2015-9-2 16:52 编辑 $ Y+ q3 \1 e7 l1 p: Z

$ k& G8 r" q+ [5 ]3 v6层板,原先都是 no plane 层,做过一版。在原来基础上 top 和bottom是no plane层,中间四层改为 split/mixed 层,在lay完板后,规则检查,连接性是没有错误的,但cam中导gerber出现莫名其妙的错误,导中间四层时,会出现以下错误提醒。5 W$ P6 J: a6 ?) ]6 L: v

/ d0 }* p6 a' u) N% s' oClenrance checking has been done for the entire design2 F3 H1 v9 w- V
**NO ERRORS FOUND**# y0 \8 A6 v4 _3 u1 W
- O  ~3 s; T/ X3 _) P% E2 n5 q
Latium design rules exist.1 u4 b" K( @1 }8 G7 V1 ?
Run Latium design verification form Tools,Verify Design
3 g6 X: }- G" y2 @5 v( I: k: k. v' `; ]2 N$ J
Connectivity checking has been done   Z7 `8 R% Y3 \8 l% `4 C7 o$ J3 i' ?
Number of errors found ---369 l  t; S8 H! D! G" `  \4 N
4 f- C( ]9 O9 a1 R( Z
- q4 V, E0 I, q
--------------------------------------------------------------------------------------------------------------------
9 v9 O+ a  G: Y: z奇怪,为什么在规则检查不出现连接性错误,而导gerber时,提示连接性错误?; `. H; Z( }  `& x) Z3 v/ C, Z; G
很不能理解,求解释,谢谢,不知道为什么传不了图片,能传的时候再传!
7 i( ^/ d% q1 @) b2 v

该用户从未签到

推荐
发表于 2015-9-2 09:44 | 只看该作者
dengzs2008 发表于 2015-9-1 12:343 {* p) \$ r+ ~' P! y. P' k
确定忽略没有问题?怎么设置才不会提醒?

# m( y; w3 s6 [: m% ]% T6 `没有问题) K* }+ h3 r2 a- j5 U3 f% L, N8 @

该用户从未签到

2#
发表于 2015-9-1 09:24 | 只看该作者
可以忽略。如果觉得不爽就设置一下。

点评

确定忽略没有问题?怎么设置才不会提醒?  详情 回复 发表于 2015-9-1 12:34

该用户从未签到

3#
发表于 2015-9-1 10:13 | 只看该作者
上传不了图片,可以上传文件。

点评

现在可以传了,版主,请看,谢谢  详情 回复 发表于 2015-9-1 12:36

该用户从未签到

4#
 楼主| 发表于 2015-9-1 12:34 | 只看该作者
binshenliu 发表于 2015-9-1 09:24
, _' F& G$ i. S2 |可以忽略。如果觉得不爽就设置一下。
: _* w  d+ D' I8 t8 Y, g5 `
确定忽略没有问题?怎么设置才不会提醒?
7 X9 ^% V2 p# J* m& z3 ]3 ^  ?

点评

怎么设置才不会提醒?求解,谢谢!  详情 回复 发表于 2015-9-2 15:19
没有问题  详情 回复 发表于 2015-9-2 09:44

该用户从未签到

5#
 楼主| 发表于 2015-9-1 12:36 | 只看该作者
jimmy 发表于 2015-9-1 10:131 Z+ O( m; v, z& F0 i5 s
上传不了图片,可以上传文件。

$ w- L4 j7 C7 j现在可以传了,版主,请看,谢谢
2 X4 w3 J( E3 \* n) Q: g1 T% h

2015-09-01_083542.png (83.07 KB, 下载次数: 0)

2015-09-01_083542.png

2015-09-01_083310.png (39.75 KB, 下载次数: 1)

2015-09-01_083310.png

2015-09-01_083454.png (56.17 KB, 下载次数: 0)

2015-09-01_083454.png

该用户从未签到

6#
发表于 2015-9-1 13:21 | 只看该作者
看图片猜谜?

点评

版主,看看老外的回答和binshenliu 是一样的处理方法。 问题: DRC errors in CAM, but not in Verify DesignWhen I run Verify Design in PADS Layout 9.2, clearance and connectivity check out fine, but when  详情 回复 发表于 2015-9-2 18:23

该用户从未签到

8#
 楼主| 发表于 2015-9-2 15:19 | 只看该作者
dengzs2008 发表于 2015-9-1 12:34
6 T# B- ^, ?( g9 R确定忽略没有问题?怎么设置才不会提醒?
0 a* a% u, [; Z$ k  @5 @
怎么设置才不会提醒?求解,谢谢!
. m/ E/ Y4 r7 {5 Z. H

该用户从未签到

9#
发表于 2015-9-2 16:25 | 只看该作者
本帖最后由 binshenliu 于 2015-9-2 17:35 编辑 5 p( p' v. G1 q+ O8 g+ M  P
$ I  a$ e+ w$ C# a& r, S1 }
你同一网络分割了几个吧。  t( Z3 V0 i. [7 k  X4 g

点评

同层连接性检查。有混合平面层的PCB板,要做plane检查,为啥要把这个同层连接性检查去掉呢,去掉和不去掉有什么不同啊,亲  详情 回复 发表于 2015-9-2 16:54

该用户从未签到

10#
 楼主| 发表于 2015-9-2 16:54 | 只看该作者
binshenliu 发表于 2015-9-2 16:258 ~' O- h( G% l  |
看图
: ^5 I5 t0 B* m4 W
同层连接性检查。有混合平面层的PCB板,要做plane检查,为啥要把这个同层连接性检查去掉呢,去掉和不去掉有什么不同啊,亲
7 r6 A. ]* u. N9 ]2 ^

该用户从未签到

11#
 楼主| 发表于 2015-9-2 18:23 | 只看该作者
jimmy 发表于 2015-9-1 13:21
) G7 c) N! L, d: U6 h2 N看图片猜谜?
; S8 r  y; ^4 |7 B9 ^+ e8 c
版主,看看老外的回答和binshenliu 是一样的处理方法。! ?- l2 |' g' Z6 [# X! G4 }
问题:, W' T9 U: R! L8 r2 A+ n
DRC errors in CAM, but not in Verify DesignWhen I run Verify Design in PADS Layout 9.2, clearance and connectivity check out fine, but when I run CAM, I get errors.  I have no way of knowing WHAT those errors are; error markers are placed on the layers, but are they clearance errors? connectivity errors? And why would there be different results in CAM than in Verify Design, don't they use the same Design Rules?
! v4 G9 `1 O  ^+ g% p6 n
7 M3 X+ O- f+ D  P5 o+ I

5 Y  X/ \& m, N4 ?0 R7 s- V回答:If your CAM documents include Split Planes, CAM will automatically perform a Plane Check as defined in Tools > Verify Design > Plane.  The settings for your Plane check may be incorrect.  Go to Tools > Verify Design > Plane, click Setup. Set the selection like the screenshot shown.
$ d( K# F3 b, l' d: a0 b/ a2 N7 l* r$ t3 R% T# E4 y2 F$ O

3 y% q( x1 W  B- |5 T  {总结:Okay, folks, here goes.  Thanks for all the suggestions; by putting them all together in a blender, I think I've found my problem(s)) K* Q2 t2 }7 t
# X; Q& f0 [# {) P1 |+ a
1) I have multiple planes with duplicates of some of the nets on multiple planes. So, I would end up with plane islands on one plane, but it didn't matter to me because connectivity would be made on the other plane
2) When you run the "Connectivty" check, it verifies that all signals are connected, without regard to which plane they make that connection on.  BUT, when you run the Plane check, it looks for islands and flags them as an error. (This was my main problem)
3) I have two separate planes on one layer assigned the same net.  They are joined together on a different layer.  But, when I ran the Plane test, it saw the two separate planes as an error.  The only way I can get the error to go away is by adding a "dummy" trace connecting the two planes.

; \) y% x6 u  J4 p' B
Thanks to all for helping me to see the light.

: B' L" Q9 v! l* N. Q7 L0 T9 G" M
Barry
4 @0 ]0 }0 Z& K
---------------------------------------------------------------------------

$ V! @6 O5 p' u4 ]
1 k7 _+ E- q9 ?
2 `. T+ }- F) U; g* _" r
  • TA的每日心情
    开心
    2023-12-19 15:22
  • 签到天数: 285 天

    [LV.8]以坛为家I

    12#
    发表于 2022-4-22 14:53 | 只看该作者
    要怎么设置,出光绘时不会再有这种错误提示呢?
    5 k# h/ Q, R( p/ h& I- W
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-25 04:42 , Processed in 0.109375 second(s), 34 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表