找回密码
 注册
关于网站域名变更的通知
查看: 1712|回复: 11
打印 上一主题 下一主题

pcb layout

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2015-9-23 15:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
1金币
EMI/EMC/ESD处理经验,以及有高速信号完整性分析,是什么意思各位大神能详细解说下吗?感谢!
! a7 {7 J) _! o! [

该用户从未签到

2#
发表于 2015-9-23 16:02 | 只看该作者
EMC电磁兼容值班包括以下两方面:EMS电磁敏感度和EMI电磁干扰
5 s# V8 M# ?! OESD是静电释放,一般在端口加ESD器件
: G) o1 @& v# }6 s' x2 K- ?! J: K! B
3 @! v+ f" a' [$ [" i4 \; ~7 t# c/ X+ B8 C) X
1 }" v* T* t% H* p, Z/ P

该用户从未签到

3#
发表于 2015-9-23 16:55 | 只看该作者
接着补充: 高速信号完整性分析,其实在layout中就是对高速信号包地处理,阻抗控制,做好这些就可以了。这是面试要求吧?

点评

是的,前几天去公司面试  详情 回复 发表于 2015-10-7 10:12

该用户从未签到

4#
发表于 2015-9-23 17:53 | 只看该作者
信号完整性——在信号开始失真或信噪比开始下降的时候要考虑
! n0 Y# y" p( L& U3 \LAYOUT需要注意到的大致:EMI、反射、串扰、电源系统稳定性   7 K9 @+ F1 J1 M6 r
针对高速信号完整性的话——1、控制阻抗(减小反射)——选择满足信号传输速率等各种参数的板材,在阻抗不连续的地方进行阻抗补偿 以达到目标阻抗  。   2、参考地,共面地设计(减小EMI)。3、控制高速信号线与其他信号的距离(减小串扰)4.。。。。。。) R/ `* U0 m) e: t& }% [% g& y
感觉这是一个笼统的东西,要有基础的概念之后搭建一个知识系统,当然实际设计的时候也有一些常用的设计经验,即使不懂这些知识也是可以用的。

点评

學習  详情 回复 发表于 2015-10-8 09:24

评分

参与人数 1威望 +1 收起 理由
johndaa + 1 支持!

查看全部评分

该用户从未签到

5#
发表于 2015-9-23 18:20 | 只看该作者
知识点太多了,问完也没用,还不如自己看书来了解0 h& W, l, E  D2 P
7 W& z8 ~3 X/ Z" ]: }5 }, J% E$ e
《信号完整性分析》+王剑的《高速电路设计实践》+ T& U% l% z8 \5 U0 e

! T4 V+ p/ M# l8 vEMC可以看郑军奇的书
  • TA的每日心情
    开心
    2019-11-27 15:19
  • 签到天数: 6 天

    [LV.2]偶尔看看I

    6#
    发表于 2015-9-23 20:19 | 只看该作者
    PCB上全程包地打孔就好嘞
  • TA的每日心情

    2020-7-21 15:38
  • 签到天数: 21 天

    [LV.4]偶尔看看III

    7#
    发表于 2015-9-24 08:27 | 只看该作者
    话题太大...从头做起吧

    该用户从未签到

    8#
    发表于 2015-9-24 15:08 | 只看该作者
    这个话题很广  不同的产品 不同的模块  处理方式不一样
  • TA的每日心情
    开心
    2021-8-17 15:44
  • 签到天数: 1 天

    [LV.1]初来乍到

    9#
    发表于 2015-9-25 16:31 | 只看该作者
    问度娘,内容好广啊

    该用户从未签到

    10#
     楼主| 发表于 2015-10-7 10:12 | 只看该作者
    我lay个去 发表于 2015-9-23 16:55
    ( C4 t+ u) p1 J- L4 D8 V接着补充: 高速信号完整性分析,其实在layout中就是对高速信号包地处理,阻抗控制,做好这些就可以了。这 ...

    3 |( i( |% s$ b& O是的,前几天去公司面试. M; J& Y# j: h  }. l, _2 M) j; Q

    该用户从未签到

    11#
    发表于 2015-10-8 09:24 | 只看该作者
    menglingyan 发表于 2015-9-23 17:53
    5 F5 U7 S/ v1 W! \5 I9 j7 }  e信号完整性——在信号开始失真或信噪比开始下降的时候要考虑
    " I5 s7 q; @4 e0 c: c8 f' L+ JLAYOUT需要注意到的大致:EMI、反射、串扰、 ...

    $ P- I- @2 S+ G/ C$ O學習/ J7 {, t% B1 y5 ?

    该用户从未签到

    12#
    发表于 2016-1-3 15:30 | 只看该作者
    SI是信号完整,,,
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-30 06:01 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表