找回密码
 注册
查看: 2842|回复: 2
打印 上一主题 下一主题

Layout guideline 上关于从CPU到SDRAM线长的规定

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-10-2 10:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
正在做一块板子,遇到走线长度的问题,想请教一下大家:+ W% X: `: ^2 [- n. l' b
CPU的 layout guideline 上关于从 CPU 到 SDRAM 的数据总线的长度范围建议是 3inch~4inch, 对时钟线的长度范围建议是 5inch~6inch. 但是因为板子的空间有限,数据线和时钟线的长度都很难达到建议的范围,所以想请教有经验的同行,如果按比例将数据线和时钟线的长度缩短,比如数据线长度变成1inch~2inch,时钟线长度变成1.6inch~3inch。板子其它的各种参数都保持不变,目标阻抗也是60欧姆不变。这样可行吗?

该用户从未签到

2#
发表于 2008-10-6 23:41 | 只看该作者
我的理解是不需要按比例,而是按照它建议的时钟比数据线长2inch就可以,即3~4inch
( b! z- v- C9 q& N7 @4 l6 H- v8 d; p! \( ?- \+ B
[ 本帖最后由 sunkist305 于 2008-10-6 23:44 编辑 ]
  • TA的每日心情
    开心
    2023-5-11 15:04
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2008-10-7 06:38 | 只看该作者
    理论上不可以,如果真要缩,还同时需要缩地址线. 此外缩线可能会造成接受端信号过冲问题,并且采样窗口偏移,可能会造成hold time问题,2个inch 可能会造成0.35ns以内的误差偏移,如果你的频率不高,可以不用太关心.因为实验室内总能跑通.此外还要看datasheet上在什么拓扑下给出的guide. ,或者你可以改变目标阻抗,但这些都需要进行仿真才行.个人愚见,还有待行家指正.
      l/ o) h% u3 m2 t3 K+ i: F1 D
    . k* r3 ~; ~% Q& U# Y[ 本帖最后由 cmos 于 2008-10-7 06:42 编辑 ]
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 13:00 , Processed in 0.078125 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表