|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
布线约束:层分布* c, \$ ^' C" m2 T. X8 W
: u- o# `* A6 F/ _
RF PCB的每层都大面积辅地,没有电源平面,RF布线层的上下相邻两层都应该是地平面。即使是数模混合板,数字部分可以存在电源平面,但RF区域仍然要满足每层都大面积辅地的要求。如下图1是RF单板的层叠结构。
0 l6 e3 g. [9 D8 `* h
, r& y6 u/ j2 v* O0 i* m* _( D, l6 P1 @( F- W% r7 J9 C
! a8 c. i% W. q7 m- |$ J* [7 c, ^
4 z0 L. z4 {- \! r# G" J
b2 X9 a M# a: Z5 k+ l% `5 E 图1 RF单板的层叠结构
8 ]5 g% Y, _: G* V
4 \5 c' T2 k& S9 }0 V布线约束:基本要求- c) n! r8 l9 G( y3 E4 ~8 R" a
/ ^: i; r+ ^5 u8 W
(1)走线要求尽量最短,不走闭环,不走锐角直角,线的宽度一致,没有浮空线。如下图2是走线图。2 O% E% n! R8 s) i! C* {
4 W* \ a" H: R0 q2 {- Z) G) c
![]()
4 F* m% o/ `! [3 e- L3 V. `7 y h1 y" B/ o) _7 U$ |1 Y
图2 走线图
1 f8 a3 O6 |8 }0 [8 ?! W" h& r( G: }) q3 q
" J7 g Q. e0 a% L$ s- j7 E: }' d
(2)焊盘的出线方式要合理。下图3是布线基本要求图。
" |' K) b1 m. W
. j9 V( z+ M* H, b" m ( j8 H3 H" i7 R$ i2 Q, i% v
6 w% @ Q0 }3 r/ t7 ^, `$ A
m1 L! V6 P- j; e- i 图3 布线基本要求图* C, F' J7 r9 ~* N& i( L
& U8 V: x% B7 m4 s
/ T/ b& s1 H1 L: E. y(3)差分信号线一般都是走的高速信号,其要满足阻抗的对称性,差分线不能交叉走线,线长相差不能超过100mil,差分线之间和单个差分线到地之间都要满足阻抗要求。差分走线过孔不能超过4个。差分线对间的间距满足3W规则。
0 _& X! i1 e2 G5 d+ k# r
9 X$ \2 C( I2 n+ G& d$ b(4)一般晶振、pll滤波器件、模拟处理信号处理芯片、电感、变压器下禁止走时钟线、控制线、电磁敏感线。
6 B$ c- O2 e4 x: J- t2 u$ O( ?6 z+ ^
(5)模拟信号与数字信号,电源线与控制信号线,弱信号与其他任何信号都不能并排走线,应该分层(最好有地隔离)或相距较远走线。如果分层相邻层的线与线之间要交叉走线,不能并行走线。为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。7 [; _4 Q% p! U; K
* D2 A! X+ A+ S) k9 Z- K' X
注:时钟布线的时候,一定要注意和数据线、控制信号线的有效隔离,距离越远越好,尽可能不要布在同层。# S5 }8 k: R2 P; f3 [& S
' x; Z! t: r% ?( }
(6)强辐射信号线(高频、高速,尤以时钟线为甚)不要靠近接口、拉手条等以防对外辐射。
, ~# q6 |- @3 @4 w6 w7 {5 Z: }" {: {" e* p7 _
(7)敏感信号(主要指: 弱信号、复位信号、比较器的输入信号、AD的参考电源、锁相环滤波信号、芯片内部的PLL电路的滤波部分。)布线应该尽可能短,不靠近强辐射信号,不放在板的边缘,离外金属框架15mm以上。长距离走线时可以包地(应注意包地可能会引起阻抗变化)、内层走线。另外,对于ESD较弱的芯片的走线,建议内层走线,可以减弱芯片损坏的概率。( c; |6 ^) e5 I7 Q
, @* F; u* @8 d2 x. k
布线约束:电源
0 Q4 Y$ u; g! Q" g1 D# x" Q# b j# f; r1 p+ p
(1)注意电源退耦、滤波,防止不同单元通过电源线产生干扰,电源布线时电源线之间应相互隔离。电源线与其它强干扰线(如CLK)用地线隔离。- M" o3 J9 V8 J: {2 N
' E: S6 m9 v' H* J# i7 X
(2)小信号放大器的电源布线需要地铜皮及接地过孔隔离,避免其它EMI干扰窜入,进而恶化本级信号质量。0 I/ | n: `% G9 K; s1 s
! u. o! }* E. L: z7 w1 {
(3)不同电源层在空间上要避免重叠。主要是为了减少不同电源之间的干扰,特别是一些电压相差很大的电源之间,电源平面的重叠问题一定要设法避免,难以避免时可考虑中间隔地层。! B( B4 R6 ` T+ Y2 T
% L+ b$ p; [# @! A2 @$ M1 z布线约束:电源过流能力& o6 t: R3 y/ F; ^" [8 h) k6 ~$ i
9 }3 n* ]% E" m$ O6 t4 v
(1)电源部分导线印制线在层间转接的过孔数符合通过电流的要求(1A/Ф0.3mm 孔), x0 ~/ N% [* ^, u
9 F6 c& O. u* Q; k. P
(2)PCB的POWER部分的铜箔尺寸符合其流过的最大电流,并考虑余量(一般参考为1A/mm线宽)
. G5 E( Z- T. X$ ?# p; h/ g" S# }( U+ Z( M' `" r) b9 I
布线约束:接地方法
6 ^2 T) j2 }: z! o3 W$ M
& }2 r+ n# }% ^, D" U: O" B(1)接地线要短而直,减少分布电感,减小公共地阻抗所产生的干扰。
0 ^' ^& t, F: Z7 ]: {& b) t Y调整各组内滤波电容方向,缩小地回路。如图4所示的三个滤波电容,接地偏向于相关的RF 器件方向,尤其是高频滤波电容。
2 L$ `( r* z: ^% Z8 h2 D' E3 ]" T
: M! W6 _8 w3 t3 y
7 R" m/ |, w, F" ?5 Q1 e$ G ![]()
- x0 i! f- z* d1 z
3 G5 H* [. {) G4 a2 s 图4 电容的接地图! f. o$ n @; q! e- b) V3 ?$ O
7 w/ `2 ?2 G; Q$ ^(2)RF 主信号路径上的接地器件和电源滤波电容需要接地时,为减小器件接地电感,要求就近接地。 u. Z# q$ q) u" G+ _! v8 v7 a8 e
3 \( |. X0 B, k3 R' a
(3)有些元件的底部是接地的金属壳,要在元件的投影区内加一些接地孔,投影区内的表面层不得布信号线和过孔;
O3 P( [& J6 o6 O, o u7 f
! Q* }! j- V9 F$ ]; h5 I' Z(4)接地线需要走一定的距离时,应加粗走线线宽、缩短走线长度,禁止接近和超过1/4导引波长,以防止天线效应导致信号辐射; d: P3 g# ]2 Y N. }
; _2 B2 T# @; y(5)除特殊用途外,不得有孤立铜皮,铜皮上一定要加地线过孔;
0 f5 R4 O h- a8 S; w' P0 |
/ O3 m% l1 u. P! O# ]! u2 m(6)对某些敏感电路、有强烈辐射源的电路分别放在屏蔽腔内,装配时屏蔽腔压在PCB表面。PCB在设计时要加上“过孔屏蔽墙”,就是在PCB上与屏蔽腔壁紧贴的部位加上接地的过孔。如下图5所示,要有两排以上的过孔,两排过孔相互错开,同一排的过孔间距在100mils左右。
3 K) f& B& c/ j, w9 F5 H$ c8 K" a4 P& O: u% b2 `
' _1 D; G" s8 k `2 E; e# u
图5
' z5 u3 a. D; x, c2 n B/ @0 `
3 a* H: t c6 v0 R
' _9 r) y! U2 x布线约束:通用规则* ]3 ]0 G7 E/ j
- A) U( h& Q w# b+ J! k4 q, d(1)PCB顶层走RF信号,RF信号下面的平面层必须是完整的接地平面,形成微带线结构。 如图6所示。要保证微带线的结构完整性,必须做到:同层内微带线要做包地铜皮处理,建议地铜皮边缘离微带线边缘有3H的宽度。H表示介质层厚度。 在3H范围内,不得有其它信号过孔。禁止RF 信号走线跨第二层的地平面缝隙。非耦合微带线间要加地铜皮,并在地铜皮上加地过孔。
, V( c5 ]. `4 T" u0 e6 P4 B) k0 ~# S0 X0 f8 U! K2 P! Z
. l) F0 l9 }5 Q$ _- |; M8 _. C& b; N# l
微带线至屏蔽壁距离应保持为3H以上。微带线不得跨第二层地平面的分割线。
; I& I4 g7 Y0 [9 |( l
5 F1 k8 x8 R, h- D ![]()
0 y5 b2 f1 N/ z+ h9 B9 E& R4 ]8 k
+ Y, s+ A6 s$ n2 \/ l 图6 微带线结构图
$ W" M* o' ]7 j8 D3 B. @8 {, U. w8 l; u2 U) z3 V3 |: Y
& E/ K6 R, y/ f% e( c2 d; `(2)要求地铜皮到信号走线间隔≥3H。
1 M) F4 {9 i6 M B$ Y9 E! l* |8 F8 X1 n5 q' k# u. m, F" v" @& c
(3)地铜皮边缘加地线孔,孔间距约在100mils左右,均匀整齐排列;$ m9 l, v* C; I' P$ Q! x$ b
3 R7 Z% ~; b* `8 ?: K
(4)地线铜皮边缘要光滑、平整,禁止尖锐毛刺;
6 @5 q2 z& v9 a( G! K$ P- a( r: a0 P) U
![]()
1 ]; W) g4 e& V/ J: q/ n/ n
' ]$ k$ A% W! P0 t, e 图7$ W5 c) g' m' c; f+ @ H& j
' T! e7 r3 {) `% \
(5)除特殊用途外,禁止RF信号走线上伸出多余的线头。
6 N o2 C, H$ f+ R& k* W9 R- V: X8 ?7 q) v$ }
(6)RF信号布线周围如果存在其它RF信号线,就要在两者之间辅地铜皮,并在地铜皮上间隔100mils左右加一个接地过孔,起隔离作用。
: `! c0 q+ w2 s5 j/ G) @2 |% F
/ b/ c& b: [6 c7 J f3 J2 M(7)RF信号布线周围如果存在其它不相关的非RF信号(如过路电源线),要在两者间辅地铜皮,并每隔100mils左右加一个接地过孔。' N/ q* E% ~4 N5 i
' F3 T; T6 [: M$ s* ~
(8)RF信号过孔与内层的其它布线靠近,如左图所示的过路电源线靠近了RF信号过孔,电源线上的EMI 干扰会窜入RF布线,所以要采用图8右图正确的布线方法,在电源线与RF信号过孔间辅地并加地过孔,起隔离作用。 有时内层的RF信号线与其它有较强干扰的信号(如过路电源线)过孔靠近,也采用同样的方法辅地并加地过孔。
/ J1 A: a5 ~) O# ?4 g! r/ }
* H z3 \1 S3 C/ F! ^ ![]()
3 i5 a6 v" _: e) l
8 q4 I8 ]6 i- Z$ ^0 S 图8 电源线与射频过孔布线图
8 O4 a. o& [! ]: ^' }5 D- [$ I5 W* U) p6 t+ e
(9)器件安装孔是非金属化孔时,RF 信号布线要远离器件安装孔。需要在RF信号布线与安装孔间辅进地铜皮,并加接地过孔。+ W& s) i: M( W
! E$ |1 \5 |; P0 R
|
|