|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
设计要求:
D7 n7 g: T3 ? 利用所学知识,采用VHDL语言完成FIR滤波器的设计仿真。要求用VHDL编程设计底层文件,顶层文件可任意(可用原理图方式或文本方式);完成仿真文件(包括MATLAB和QUARTUSII两种仿真)并对其结果比较。( g8 X8 [: m5 c* J, w$ r2 N0 i0 h: I
具体设计指标如下:; E- e( X8 A! Y7 q
(1)采样频率 ;
" w* K/ G8 o! ?% q5 ^(2)截止频率 ;
* s/ W, q; F( p3 K(3)输入序列为10位(最高位为符号位); {5 Z6 `) u% p8 T' z
(4)窗口类型为kaiser窗, =0.5 ;" b0 Q" E2 @% O. T1 w" e$ ^
(5)滤波器长度为16 ;5 I$ h6 z8 F+ V7 {& W9 }& J( ?
(6)输出结果保留10位。 T6 z/ R0 Q% }( r) y5 l
具体请看下面文件,里面有设计报告及具体的VHDL程序 |
|