找回密码
 注册
关于网站域名变更的通知
查看: 827|回复: 11
打印 上一主题 下一主题

高速PCB设计EMI规则连载系列

[复制链接]
  • TA的每日心情
    开心
    2025-5-28 15:44
  • 签到天数: 138 天

    [LV.7]常住居民III

    跳转到指定楼层
    1#
    发表于 2016-11-24 17:11 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,有可能出现这种失误,如下图所示: 首先指出,这条规则的适用的条件:高速时钟信号的走线在相邻两个高速走线层。并且在这两个走线层中的高速信号走线构
    成闭环,这样的闭环结果将产生环形天线,增加EMI的辐射强度。如果在两个走线层之间有一层或以上的地层隔开,那么该闭环所
    造成的辐射是比较小的。所以,如果PCB的叠层的设计中有两个信号层是相邻的最好完全遵守信号走线相互垂直的规则,以避免造成高速信号的闭环。当然在高速PCB的叠层设计中,我们不推荐有两个高速信号层相邻的叠层方式- p: S' b! `( [7 ?1 T& C, T
    4 v" Y; W0 Q, ?/ }

    高速PCB设计EMI规则连载系列(一).rar

    363.18 KB, 阅读权限: 9, 下载次数: 54, 下载积分: 威望 -5

    高速PCB设计EMI规则连载系列(二).rar

    272.62 KB, 阅读权限: 20, 下载次数: 33, 下载积分: 威望 -5

    高速PCB设计EMI规则连载系列(三).rar

    283.62 KB, 阅读权限: 20, 下载次数: 31, 下载积分: 威望 -5

    该用户从未签到

    4#
    发表于 2016-11-25 11:53 | 只看该作者
    谢谢分享,学习了!

    该用户从未签到

    5#
    发表于 2016-11-25 16:58 | 只看该作者
    谢谢,楼主分享!3 z9 Y* y  l1 ]

    该用户从未签到

    6#
    发表于 2016-11-25 17:00 | 只看该作者
    谢谢,楼主分享!

    该用户从未签到

    7#
    发表于 2016-11-28 13:58 | 只看该作者
    这个每个论坛都有啊
  • TA的每日心情
    开心
    2022-1-4 15:56
  • 签到天数: 87 天

    [LV.6]常住居民II

    11#
    发表于 2016-12-21 14:53 | 只看该作者
    学习学习再学习
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-9-22 02:46 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表