找回密码
 注册
关于网站域名变更的通知
查看: 3777|回复: 12
打印 上一主题 下一主题

请教,import网表出现这样的error有关系吗? 封装比元器件多pin

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-12-4 10:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教,import网表出现这样的error有关系吗? 封装比元器件多pin& ^9 Y# ?6 p! c
1   WARNING(SPMHNI-192): Device/Symbol check warning detected.
- M( Z! u% a1 o  zERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '4'.
; R7 ]9 G; e* |5 E. C9 nERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '5'.
" ~+ k* _7 d4 D& f3 J: GERROR(SPMHNI-196): Symbol 'JACK4' for device 'CUI SJ-3523-SMT_JACK4_CUI-SI-35' has extra pin '6'.
/ k3 X# L% S2 Y, K7 o$ f感谢

该用户从未签到

2#
发表于 2008-12-4 11:09 | 只看该作者
当然有关系

该用户从未签到

3#
发表于 2008-12-4 11:15 | 只看该作者
封装与网表定义不匹配,两者之一有错误,需要检查修改一下。

该用户从未签到

4#
发表于 2008-12-4 11:58 | 只看该作者
allegro读取网表比较严谨的

该用户从未签到

5#
 楼主| 发表于 2008-12-4 13:05 | 只看该作者

一定要改吗?

元器件库不一定要画很多 多余的安装孔(没电气特性的pin).6 ~2 V3 D; x8 @( h

* W' O5 M- Q0 I. w$ U3 k* c而封装里肯定有, 这样会有什么问题呢?

该用户从未签到

6#
发表于 2008-12-4 13:07 | 只看该作者
當然有關係了,如果symbol與footprint不一致就無法順利生成netlist,必須要修改啊

该用户从未签到

7#
 楼主| 发表于 2008-12-4 13:17 | 只看该作者

我netlist是能是生成的,可是不能布局---提示如下,

我netlist是能是生成了,可是不能布局---提示如下---6 Q$ e) C& h2 i
我用现用capture画的原理图,以前用DXP 2004画原理图,再导如入allegro就没这个我问题哦,不过可能是因为有device file的原因----/ r7 z/ v1 e1 {% T! u1 r4 K
太严格了也不方便呀,自己明明知道很多是多余的pin---..大伙都是严格一致的吗?
( M" [+ e$ b4 n4 @" a! X* A
1 h- m! l/ t: e7 s% G# u, z[ 本帖最后由 mopengfei 于 2008-12-4 13:19 编辑 ]

1.JPG (33.91 KB, 下载次数: 6)

1.JPG

该用户从未签到

8#
发表于 2009-5-18 16:28 | 只看该作者
同样的问题,我的也是,多pin的package都不能放置。难道没有其他的办法?非要修改原理图里的器件吗?

该用户从未签到

9#
发表于 2009-5-18 21:19 | 只看该作者
Cadence官方早就有解决办法了啊,如果你的元件只有10个pin,但封装有12个pin,在电路图里,给这个元件加上一个“NC”属性,属性的值为封装多出来的pin number,用逗号隔开,例如这里就写11,128 l, m  U) W6 y' o( ^
加入这个属性后,就算封装比元件多pin也不会影响摆放元件(不改的话,是无法place封装的)

该用户从未签到

10#
发表于 2009-5-18 22:19 | 只看该作者
建symbol时,调用pad时选择mechanical框,再选择你要的pad就可以了) s& e& x3 ?6 ^- `. }4 P7 t0 ]8 }; V
这样就不会出错了

该用户从未签到

11#
发表于 2009-5-19 09:14 | 只看该作者
说得有道理

该用户从未签到

12#
发表于 2011-10-1 11:25 | 只看该作者
cadence 麻烦.

该用户从未签到

13#
发表于 2011-10-1 13:53 | 只看该作者
leavic 发表于 2009-5-18 21:19
! T( u% E$ s, Y7 g: h/ K+ y7 xCadence官方早就有解决办法了啊,如果你的元件只有10个pin,但封装有12个pin,在电路图里,给这个元件加上一 ...
: ^; F* ^0 c/ O' S% o/ _! a
具体如何加NC属性?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 12:47 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表