一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,; w8 s& x0 `: R; R; F5 |3 r! s. D
你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
" _' r- q, G$ D/ d; n$ b" f分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,0 H* e7 \# ^. K. ]
多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
* Y4 n0 T# k* b z9 n: V5 H( |0 }如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:: g% e0 l D! J4 @5 B$ E' n
1,logic>>Net Schedule命令,+ D% I" L7 H4 _
- x, g$ Y$ |. i( H; p7 K2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin+ t/ x b6 Q, `$ S; V
. Y+ M2 g5 q& V1 i+ x
3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
4 O5 Q8 N* Q# F: e
0 T5 P& u9 R$ F, y8 l
+ v% G, S% q7 O) R5 i" U; t
定义好T点之后就可以在规则表里面定义pinpair设置等长了 |