一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
" E9 q% f8 [" ^. T/ W+ ?你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
" c+ E7 X9 }% h, u分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
; ?% H; A: ^: i: R3 r& a4 Q) T \多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
5 q8 F6 A- q# |) g, w4 J如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
6 H5 E8 g$ H2 M1,logic>>Net Schedule命令,
3 _ F' @$ q4 }* P0 r1 S
8 s6 j/ i A. [- A( p! v
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
9 }3 U" x' j! w- Y7 C0 ]' Y: ~: |
& Y3 f/ s- f% d4 P4 h. H' H3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts! U- |. M1 L m5 e8 P
, i+ u, W3 N1 W4 }
" m6 ]: x# L [/ ]2 A/ n- m定义好T点之后就可以在规则表里面定义pinpair设置等长了 |