一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
* m9 R7 o& e. S6 G5 v. F你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,) m% C1 y+ t' y! j- W6 f
分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,) P1 j" V5 ]0 U2 Q
多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
3 A' {; x4 _1 n) A6 p如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
* P0 F% f/ A8 E* x, E1,logic>>Net Schedule命令,; E% \! K1 e% H
- R2 a! y; E; i$ _3 C
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
" V' B+ n" `/ U, d) p& `. J
0 `. X# F& I0 p6 ]$ |* F' g8 q3 E" I$ ~
3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts5 J/ R. r) z& H, P9 O# g
+ d, o v9 E9 L1 |6 V, J7 n6 _
4 b! F& s* ]8 C- ~! E E# h4 M定义好T点之后就可以在规则表里面定义pinpair设置等长了 |